首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fpga+dsp

基于FPGA和DSP的微振動(dòng)傳感器信號(hào)采集系統(tǒng)設(shè)計(jì)

  • 摘要:為實(shí)現(xiàn)對(duì)雙M—Z型光纖微振動(dòng)傳感器的振動(dòng)信號(hào)進(jìn)行實(shí)時(shí)檢測和處理,提出一種基于FPGA和DSP的數(shù)據(jù)采集和實(shí)時(shí)處理系統(tǒng)。通過描述系統(tǒng)的硬件設(shè)計(jì)原理和寄存器配置,以及軟件框架和流程,介紹了系統(tǒng)的設(shè)計(jì)和實(shí)
  • 關(guān)鍵字: FPGA  DSP  振動(dòng)傳感器  信號(hào)采集    

基于DSP/BIOS的數(shù)據(jù)采集系統(tǒng)研制

  • 基于DSP/BIOS的數(shù)據(jù)采集系統(tǒng)研制,摘要:針對(duì)多模式、高速、大數(shù)量采集及網(wǎng)絡(luò)實(shí)時(shí)上傳的要求,設(shè)計(jì)專用數(shù)據(jù)采集系統(tǒng)。硬件上以DM642作為主控CPU,軟件上利用其內(nèi)嵌的DSP/BIOS操作系統(tǒng)調(diào)度網(wǎng)絡(luò)控制任務(wù)、數(shù)據(jù)采集任務(wù)、周期觸發(fā)線程以及硬件中斷,并利
  • 關(guān)鍵字: DSP/BIOS  DM642  多線程  NDK  數(shù)據(jù)采集  

利用CPLD實(shí)現(xiàn)FPGA的快速加載

  • 基于SRAM的FPGA由于其可編程、可升級(jí)的特性,被廣泛應(yīng)用于現(xiàn)代通信系統(tǒng)中。由于其易失性,每次上電后都需要重新對(duì)FPGA進(jìn)行加載。隨著通信系統(tǒng)復(fù)雜度的提高,F(xiàn)PGA配置文件越來越大,加載時(shí)間越來越長,嚴(yán)重影響系統(tǒng)的啟動(dòng)時(shí)同。為了提高FPGA的加載效率,在此提出一種通過CPLD進(jìn)行FPGA串行加載的方案。通過驗(yàn)證,該方法既能能提高FPGA加載效率,又能節(jié)省CPU和FPGA的GIPO管腳,降低系統(tǒng)啟動(dòng)時(shí)間,非常適用于現(xiàn)代復(fù)雜通信系統(tǒng)。
  • 關(guān)鍵字: CPLD  FPGA    

面向異步視頻的嵌入式圖像處理系統(tǒng)設(shè)計(jì)

  • 面向異步視頻的嵌入式圖像處理系統(tǒng)設(shè)計(jì),摘要:在此設(shè)計(jì)出一種基于DSP+FPGA技術(shù)的面向異步視頻的嵌入式圖像處理系統(tǒng),以一種靈活的架構(gòu)避免了幀間不同步方法對(duì)雙口RAM顯存的需求,既能夠保證圖像輸出質(zhì)量,又有利于提升圖像處理的性能指標(biāo)。系統(tǒng)以FPGA為核心
  • 關(guān)鍵字: 異步視頻  圖像處理  嵌入式系統(tǒng)  FPGA  幀存切換  

基于FPGA的SRAM自測試研究

  • 引言

      SRAM有高速和不用刷新等優(yōu)點(diǎn),被廣泛用于高性能的計(jì)算機(jī)系統(tǒng)。由于半導(dǎo)體工藝技術(shù)的提高以及存儲(chǔ)系統(tǒng)多方面的需要,存儲(chǔ)器件日益向高速、高集成方向發(fā)展,在使系統(tǒng)功能強(qiáng)大的同時(shí),也增加了系統(tǒng)的復(fù)雜性
  • 關(guān)鍵字: FPGA  SRAM  自測試    

采用FPGA實(shí)現(xiàn)廣播視頻基礎(chǔ)系統(tǒng)的設(shè)計(jì)要點(diǎn)

  • HDTV視頻內(nèi)容創(chuàng)作的繁榮以及在帶寬受限的廣播信道環(huán)境中傳送這些視頻內(nèi)容的方法,不斷催生新的視頻壓縮標(biāo)準(zhǔn)和...
  • 關(guān)鍵字: FPGA  廣播視頻  HDTV  

基于SoPC的狀態(tài)監(jiān)測裝置的嵌入式軟硬件協(xié)同設(shè)計(jì)

  • 基于SoPC的狀態(tài)監(jiān)測裝置的嵌入式軟硬件協(xié)同設(shè)計(jì),摘要:首先介紹了軟硬件協(xié)同設(shè)計(jì)方法的發(fā)展過程和狀態(tài)監(jiān)測裝置開發(fā)的背景資料,然后利用該方法設(shè)計(jì)了一款新型的高性能狀態(tài)監(jiān)測裝置,并分別從硬件和軟件2個(gè)角度對(duì)設(shè)計(jì)方法進(jìn)行了深入說明。該裝置已成功集成于水電機(jī)組
  • 關(guān)鍵字: 軟硬件協(xié)同  SoPC  狀態(tài)監(jiān)測  Linux  FPGA  PLC  

淺談基于ARM/DSP的圖像采集與視頻應(yīng)用

  •   隨著社會(huì)經(jīng)濟(jì)的快速發(fā)展以及人民生活水平、消費(fèi)支付能力的提高,各種娛樂場所消費(fèi)市場迅猛發(fā)展。由于娛樂 ...
  • 關(guān)鍵字: 于ARM  DSP  圖像采集  視頻應(yīng)用  

基于DSP技術(shù)的RFID讀寫器設(shè)計(jì)實(shí)現(xiàn)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: DSP  天線  RFID讀寫器  防沖突程序  

Tensilica與Waves達(dá)成合作關(guān)系

  •   Tensilica和Waves的合作,為流行的DSP內(nèi)核增加專業(yè)品質(zhì)的音頻增強(qiáng)技術(shù)   美國內(nèi)華達(dá)州拉斯維加斯國際消費(fèi)電子展(CES) 2013年1月8日–Tensilica今日宣布,Waves消費(fèi)電子部門(LVH 1430),業(yè)界領(lǐng)先的專業(yè)音頻數(shù)字信號(hào)處理及格萊美?技術(shù)獎(jiǎng)的獲得者,與Tensilica(拉斯維加斯會(huì)議中心南廳2,展廳號(hào)為MP25060),業(yè)界領(lǐng)先的數(shù)據(jù)處理器IP核授權(quán)商達(dá)成新的合作關(guān)系。Tensilica的HiFi音頻DSP內(nèi)核現(xiàn)可采用Waves的MaxxAud
  • 關(guān)鍵字: Tensilica  DSP  

Microsemi公司開發(fā)的RTAX-DSP FPGA已獲準(zhǔn)用于航空領(lǐng)域

  •   據(jù)報(bào)道,Microsemi公司SoC產(chǎn)品集團(tuán)(原Actel公司)開發(fā)的RTAX-DSP現(xiàn)場可編程門陣列(FPGA)器件已獲得合格制造商清單(QML)V類和Q類資格認(rèn)證,這意味著該FPGA器件獲準(zhǔn)用于衛(wèi)星、載人飛船和其他空間應(yīng)用。   公司官方表示,Microsemi的抗輻射QML-V FPGA在不同程度上能夠承受空間自然輻射影響,并對(duì)每個(gè)特定晶片都進(jìn)行2,000小時(shí)的壽命測試,對(duì)每個(gè)特定組件都進(jìn)行破壞性物理分析。   RTAX-DSP FPGA將復(fù)雜數(shù)字信號(hào)處理(DSP)功能集成到單一設(shè)備,滿足高
  • 關(guān)鍵字: Microsemi  FPGA  

基于DSP的分布式溫度采集記錄儀的設(shè)計(jì)與實(shí)現(xiàn)

  • 基于DSP的分布式溫度采集記錄儀的設(shè)計(jì)與實(shí)現(xiàn),隨著現(xiàn)代信息技術(shù)的飛速發(fā)展,分布式溫度測量控制系統(tǒng)在工業(yè)、農(nóng)業(yè)及人們的日常生活中扮演了一個(gè)越來越重要的角色。因此,對(duì)溫度采集控制系統(tǒng)的設(shè)計(jì)與研究就具有十分重要的意義。系統(tǒng)總體設(shè)計(jì)方案TMS320F2812是TI公司
  • 關(guān)鍵字: 記錄儀  設(shè)計(jì)  實(shí)現(xiàn)  采集  溫度  DSP  分布式  基于  

基于DSP與CPLD的多通道數(shù)據(jù)采集系統(tǒng)

  • 用于實(shí)時(shí)控制系統(tǒng)的嵌入式系統(tǒng)經(jīng)常需要對(duì)模擬量進(jìn)行測量,通常的方法是以MCU為主產(chǎn)生采集控制時(shí)序控制模數(shù)轉(zhuǎn)換器,并通過中斷或查詢的方式讀取轉(zhuǎn)換后的結(jié)果。由MCU產(chǎn)生采集控制時(shí)序?qū)⒄加幂^多的系統(tǒng)軟硬件資源。而在
  • 關(guān)鍵字: 數(shù)據(jù)采集  系統(tǒng)  通道  CPLD  DSP  基于  

Tensilica推出語音觸發(fā)和語音識(shí)別DSP IP核精巧設(shè)計(jì)

  • Tensilica日前宣布,推出業(yè)界最小面積,最低功耗的HiFi Mini DSP(數(shù)字信號(hào)處理器)內(nèi)核,該款DSP IP核支持“隨時(shí)傾聽”的語音觸發(fā)和語音指令功能。這款小面積低功耗的HiFi Mini DSP IP核專為智能手機(jī)、平板電腦、家用電器以及車載系統(tǒng)而優(yōu)化,由此實(shí)現(xiàn)終端產(chǎn)品的免提體驗(yàn)。
  • 關(guān)鍵字: Tensilica  DSP  HiFi  Mini  

短波擴(kuò)頻猝發(fā)通信系統(tǒng)的DSP+FPGA實(shí)現(xiàn)方案

  • 引言短波通信是一種能進(jìn)行遠(yuǎn)距離傳輸,而對(duì)電臺(tái)的要求相對(duì)較低的通信系統(tǒng)。短波具有的遠(yuǎn)距離通信能力和電臺(tái)具有的較高機(jī)動(dòng)性等特點(diǎn),使其在軍事通信領(lǐng)域中具有重要的應(yīng)用價(jià)值。然而,短波信道頻帶窄,傳播特性不穩(wěn)定
  • 關(guān)鍵字: FPGA  DSP  短波擴(kuò)頻  通信系統(tǒng)    
共9887條 239/660 |‹ « 237 238 239 240 241 242 243 244 245 246 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473