首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fpga soc

基于FPGA的FFT算法硬件實(shí)現(xiàn)

  • 設(shè)計(jì)了一種基于FPGA的1024點(diǎn)16位FFT算法,采用了基4蝶形算法和流水線處理方式,提高了系統(tǒng)的處理速度,改善了系統(tǒng)的性能。提出了先進(jìn)行前一級(jí)4點(diǎn)蝶形運(yùn)算,再進(jìn)行本級(jí)與旋轉(zhuǎn)因子復(fù)乘運(yùn)算的結(jié)構(gòu)。合理地利用了硬件資源。對(duì)系統(tǒng)劃分的各個(gè)模塊使用Verilog HDL進(jìn)行編碼設(shè)計(jì)。對(duì)整個(gè)系統(tǒng)整合后的代碼進(jìn)行功能驗(yàn)證之后,采用QuartusⅡ與Matlab進(jìn)行聯(lián)合仿真,其結(jié)果是一致的。該系統(tǒng)既有DSP器件實(shí)現(xiàn)的靈活性又有專用FFT芯片實(shí)現(xiàn)的高速數(shù)據(jù)吞吐能力,在數(shù)字信號(hào)處理領(lǐng)域有廣泛應(yīng)用。
  • 關(guān)鍵字: FPGA  FFT  算法  硬件實(shí)現(xiàn)    

基于FPGA的跳頻通信頻率合成器實(shí)現(xiàn)

  • 摘要:介紹了一種基于ARM平臺(tái)、以太網(wǎng)和GPRS無線通信技術(shù)的智能家居遠(yuǎn)程監(jiān)控系統(tǒng),給出了系統(tǒng)的組成及工作原理,著重闡述了系統(tǒng)主要硬件和軟件的設(shè)計(jì)。智能家居遠(yuǎn)程監(jiān)控系統(tǒng)的核心是嵌入式Web服務(wù)器。通過該嵌入式We
  • 關(guān)鍵字: FPGA  跳頻通信  頻率合成器    

用CPLD和Flash實(shí)現(xiàn)FPGA配置

  • 摘要:FPGA可以通過串行接口進(jìn)行配置。本文對(duì)傳統(tǒng)的配置方法進(jìn)行了研究,并從更新配置文件的方法入手,提出了利用處理機(jī)通過網(wǎng)絡(luò)更新的方法,給出了一個(gè)用CPLD和Flash對(duì)FPGA進(jìn)行配置的應(yīng)用實(shí)例。
    關(guān)鍵詞:現(xiàn)場(chǎng)可編程
  • 關(guān)鍵字: Flash  CPLD  FPGA    

基于FPGA的擴(kuò)頻測(cè)距快速捕獲仿真研究

  • 分析了擴(kuò)頻測(cè)距理論原理與優(yōu)勢(shì),給出了一種基于FPGA的快速擴(kuò)頻測(cè)距模型。通過運(yùn)用FFT IP Core計(jì)算收發(fā)序列間的互相關(guān)函數(shù),可以實(shí)現(xiàn)快速捕獲。仿真結(jié)果表明,該方法具有速度快、誤差小、設(shè)計(jì)靈活、效率高的特點(diǎn)。
  • 關(guān)鍵字: FPGA  擴(kuò)頻  快速捕獲  仿真研究    

賽靈思推出行業(yè)第一個(gè)可擴(kuò)展處理平臺(tái)

  •   全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))宣布推出行業(yè)第一個(gè)可擴(kuò)展處理平臺(tái) Zynq? 系列,旨在為視頻監(jiān)視、汽車駕駛員輔助以及工廠自動(dòng)化等高端嵌入式應(yīng)用提供所需的處理與計(jì)算性能水平。這四款新型器件得到了工具和 IP 提供商生態(tài)系統(tǒng)的支持,將完整的 ARM? Cortex?-A9 MPCore 處理器片上系統(tǒng) (SoC) 與 28nm 低功耗可編程邏輯緊密集成在一起,可以幫助系統(tǒng)架構(gòu)師和嵌入式軟件開發(fā)人員擴(kuò)展、定制、優(yōu)化系統(tǒng),并實(shí)現(xiàn)系統(tǒng)級(jí)的差異化。
  • 關(guān)鍵字: 賽靈思  SoC  

基于FPGA的32位ALU軟核設(shè)計(jì)

  • 介紹了一種基于可編程邏輯器件FPGA和硬件描述語言VHDL的32位ALU的設(shè)計(jì)方法。該ALU采取層次化設(shè)計(jì)方法,由控制模塊、邏輯模塊、加減法模塊、乘法模塊和除法模塊組成,能實(shí)現(xiàn)32位有符號(hào)數(shù)和無符號(hào)數(shù)的加減乘除運(yùn)算,另外還能實(shí)現(xiàn)9種邏輯運(yùn)算、6種移位運(yùn)算以及高低字節(jié)內(nèi)容互換。該ALU在QuartuslI軟件環(huán)境下進(jìn)行了功能仿真,通過驗(yàn)證表明,所設(shè)計(jì)的ALU完全正確,可供直接調(diào)用。
  • 關(guān)鍵字: FPGA  ALU  軟核    

基于FPGA控制的數(shù)字化語音存儲(chǔ)與回放系統(tǒng)

  • 摘要:數(shù)字化語音存儲(chǔ)與回放系統(tǒng)的作用是對(duì)語音進(jìn)行錄音和放音,并實(shí)現(xiàn)數(shù)字化控制。能夠做到語音回放的方法有很多,本課題研究的是基于FPGA控制下的語音存儲(chǔ)與回放系統(tǒng)。
    關(guān)鍵詞:語音錄放;數(shù)模轉(zhuǎn)換;模數(shù)轉(zhuǎn)換;FP
  • 關(guān)鍵字: FPGA  數(shù)字化  回放系統(tǒng)  語音存儲(chǔ)    

FPGA基礎(chǔ)入門(二)

基于CPLD設(shè)計(jì)的電器定時(shí)開關(guān)控制系統(tǒng)

利用CPLD來替代微控制器的6種方法

我學(xué)習(xí)FPGA的總結(jié)

verilog中阻塞賦值和非阻塞復(fù)制的理解

選擇VHDL或者verilog HDL還是System Verilog?

系統(tǒng)級(jí)芯片設(shè)計(jì)語言和驗(yàn)證語言的發(fā)展

FPGA設(shè)計(jì)中關(guān)鍵問題的研究

共7952條 348/531 |‹ « 346 347 348 349 350 351 352 353 354 355 » ›|

fpga soc介紹

您好,目前還沒有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473