首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga soc

基于FPGA 的衛(wèi)星便攜站的同步數(shù)字復接器的設計

  • 在便攜式數(shù)字衛(wèi)星通信系統(tǒng)中,為了擴大傳輸容量和提高傳輸效率,滿足同時傳輸幾種業(yè)務的需求,通常采用時分復用的方法,將若干個低速數(shù)字碼流按一定格式合并成一個高速數(shù)據(jù)碼流,以便在一條信道中傳輸,使各個業(yè)務信
  • 關鍵字: FPGA  衛(wèi)星  便攜  數(shù)字復接器    

根升余弦脈沖成形濾波器FPGA實現(xiàn)

  • 摘要:提出了基于電路分割技術實現(xiàn)通信系統(tǒng)發(fā)送端根升余弦波形成形濾波器查表法的FPGA結(jié)構,節(jié)省了ROM單元,討論了其ROM初始化時形波數(shù)據(jù)的組織方法,完成了該結(jié)構的VHDL實現(xiàn),給出了該設計在Modelsim環(huán)境下的時序仿
  • 關鍵字: FPGA  脈沖  成形濾波器    

SoC FPGA上的策略考慮

  • SoC FPGA上的策略考慮,引言  集成了 FPGA 架構、硬核 CPU 子系統(tǒng)以及其他硬核 IP 的半導體器件 SoC FPGA 已經(jīng)發(fā)展到了一個“關鍵點”,它在今后十年中會得到廣泛應用,為系統(tǒng)設計人員提供更多的選擇。對于在 FPGA 上開發(fā)的系統(tǒng)
  • 關鍵字: 考慮  策略  FPGA  SoC  

PLD/FPGA硬件語言設計verilog HDL

  • PLD/FPGA硬件語言設計verilog HDL,HDL概述  隨著EDA技術的發(fā)展,使用硬件語言設計PLD/FPGA成為一種趨勢。目前最主要的硬件描述語言是VHDL和verilog HDL及System Verilog。 VHDL發(fā)展的較早,語法嚴格;而Verilog HDL是在C語言的基礎上發(fā)展起來的一種硬
  • 關鍵字: verilog  HDL  設計  語言  硬件  PLD/FPGA  

基于DSP+FPGA的紅外圖像小目標檢測系統(tǒng)設計

  • 基于DSP+FPGA的紅外圖像小目標檢測系統(tǒng)設計,研究單幀紅外圖像小目標的檢測問題。對傳統(tǒng)基于數(shù)學形態(tài)學的Top-hat算子進行分析和實驗,并利用一種最大類間方差方法確定分割閾值,進行圖像分割和目標檢測。在Matlab仿真中發(fā)現(xiàn),這種方法能夠在一定程度上提高單幀圖像目標檢測的成功率,并且在一定程度上能夠適應不同環(huán)境的需要,在實際應用中具有一定的魯棒性。同時描述一種基于DSP+FPGA的紅外圖像處理系統(tǒng),該結(jié)構在一定程度上可滿足實時性和靈活性的要求,具有很強的通用性和可擴展性。介紹了該系統(tǒng)的總體結(jié)構,并且給
  • 關鍵字: 目標  檢測系統(tǒng)  設計  圖像  紅外  DSP  FPGA  基于  

市場需求推動FPGA、CPU、DSP走向融合

  •   實際上,推動某項或幾項技術發(fā)展方向的真正動力是市場與技術的綜合因素,技術本身或內(nèi)在的發(fā)展慣性并不是最重要的,或者說并非唯一決定性因素。   
  • 關鍵字: FPGA  DSP  

基于SOC的高精度傾角測量系統(tǒng)的設計

  • 為解決自動水平調(diào)節(jié)系統(tǒng)和工程應用中傾角測量高成本、低精度的問題,提出了一種利用MEMS雙軸傾角傳感器、信號調(diào)理和SOC等電路實現(xiàn)高精度傾角測量的方法,并從傳感器信號穩(wěn)定性處理、溫度補償、信號采集處理、基準源設計和信號曲線擬合方法等多角度實現(xiàn)了傾角的低成本、高精度測量。實驗測試表明,系統(tǒng)最大絕時誤差小于0.005°,相時誤差小于0.02%。
  • 關鍵字: 系統(tǒng)  設計  測量  傾角  SOC  高精度  基于  

Altera開始提供業(yè)界第一款集成EFEC解決方案

  •   Altera公司日前宣布,開始提供業(yè)界第一款集成增強前向糾錯(EFEC) IP內(nèi)核,該內(nèi)核針對高性能Stratix IV和Stratix V系列FPGA進行了優(yōu)化。EFEC7和EFEC20是Altera Newfoundland技術中心 (以前的Avalon Microelectronics) 開發(fā)的多維IP內(nèi)核,專門面向城域和長距離光傳送網(wǎng)(OTN)等100G應用而設計。 
  • 關鍵字: Altera  FPGA  

基于FPGA的大動態(tài)數(shù)控AGC系統(tǒng)設計

  • 隨著軟件無線電技術和FPGA、DSP、AD 等技術的高速發(fā)展,數(shù)字接收機的應用日益廣泛。為了擴大數(shù)字接收機的ADC 動態(tài)范圍,廣泛采用了自動增益控制(AGC) ,使接收機的增益隨著信號的強弱進行調(diào)整,其性能的好壞直接
  • 關鍵字: FPGA  AGC  動態(tài)  數(shù)控    

基于FPGA的視頻采集與顯示模塊設計

  • 本文給出的視頻采集和顯示模塊在設計時,選取分辨率為768times;494像素的NTSC制式, 并選用輸出像素為640times;480的CCD攝像頭; FPGA選取Altera CyclONeⅡ系列Ep2c35F672c36 (內(nèi)含35000個邏輯單元); 主動串行配
  • 關鍵字: FPGA  視頻采集  顯示模塊    

基于FPGA的測角脈沖細分電路的設計

  • 摘要:對傳統(tǒng)的數(shù)字化轉(zhuǎn)角測量方法進行了簡要介紹,提出了一種能夠提高測角分辨率的脈沖細分技術,并結(jié)合激光陀螺輸出信號對該方法進行了誤差分析。接著利用FPGA對此項技術進行了硬件實現(xiàn),具體描述了電路各部分的工
  • 關鍵字: FPGA  脈沖  電路    

力推低成本移動電視,迪康發(fā)布ISDB-T調(diào)諧-解調(diào)SoC

基于FPGA和DDS技術的任意波形發(fā)生器設計

  • 摘要:根據(jù)現(xiàn)代電子系統(tǒng)對信號源的頻率穩(wěn)定度、準確度及分辨率越來越高的要求,結(jié)合直接數(shù)字式頻率合成器(DDS)的優(yōu)點,利用FPGA芯片的可編程性和實現(xiàn)方案易改動的特點,提出了一種基于FPGA和DDS技術的任意波形發(fā)生器
  • 關鍵字: FPGA  DDS  任意波形發(fā)生器    

基于FPGA與VHDL的微型打印機的驅(qū)動設計

  • 摘要:為了取代傳統(tǒng)利用單片機驅(qū)動微型打印機,使用Altera公司的FPGA芯片EP3C225Q240C8N設計驅(qū)動打印機的硬件控制電路,并正確控制微型打印機的工作時序。軟件使用硬件描述語言VHDL實現(xiàn)對微型打印機的時序控制,并通
  • 關鍵字: FPGA  VHDL  微型打印機  驅(qū)動設計    

基于FPGA的數(shù)字示波器

  • 摘要:提出一種基于FPGA的簡易數(shù)字示波器設計方法,硬件上采用以Altera公司的EP2C8Q208CN現(xiàn)場可編程門陣列芯片作為核心器件,同時結(jié)合FPGA和NIOS軟核的優(yōu)勢,設計高效的片上可編程系統(tǒng)(SoPC)對高速A/D所采集的數(shù)據(jù)進
  • 關鍵字: FPGA  數(shù)字示波器    
共7952條 347/531 |‹ « 345 346 347 348 349 350 351 352 353 354 » ›|

fpga soc介紹

您好,目前還沒有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473