首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga soc

基于FPGA的高速訪問USB設(shè)備設(shè)計

  •   摘要:針對FPGA訪問USB設(shè)備存在傳輸速率低、資源消耗大、開發(fā)復(fù)雜的缺點,提出了一種將ARM處理器與FPGA相結(jié)合實現(xiàn)高速訪問USB設(shè)備的方案。該方案利用ARM處理器的USB Host讀取USB設(shè)備數(shù)據(jù)井緩存于高速內(nèi)存,采用乒乓機制通過SRAM接口將數(shù)據(jù)傳給FPGA。經(jīng)測試,數(shù)據(jù)傳輸速率可以達到48 Mbps。該方案具有開發(fā)難度小,資源占用率低和傳輸速率高的特點,適合于FPGA高速讀取大量外部數(shù)據(jù)。   引言   目前FPGA通過USB接口獲取USB設(shè)備中數(shù)據(jù)的方案大致分為兩大類,一類為在FPG
  • 關(guān)鍵字: FPGA  USB  CH376  

萊迪斯和賽普拉斯聯(lián)手推出新開發(fā)套件簡化USB 3.0視頻橋接器的設(shè)計

  •   萊迪斯半導(dǎo)體公司和賽普拉斯半導(dǎo)體公司日前宣布,在Intel開發(fā)者大會(IDF)上推出一款具有完整參考設(shè)計的低成本開發(fā)套件,用于USB 3.0視頻橋接器的開發(fā)。全新萊迪斯USB 3.0視頻橋接器開發(fā)套件簡化了USB 3.0音頻和高清視頻的集成,可用于諸多應(yīng)用領(lǐng)域。該套件采用了萊迪斯的ECP3™ FPGA系列和賽普拉斯的EZ-USB® FX3™ USB 3.0外設(shè)控制器。   USB 3.0的5 Gbps帶寬可順利傳輸高清視頻,而無需會降低圖像質(zhì)量的壓縮過程。萊迪斯USB
  • 關(guān)鍵字: 萊迪斯  USB 3.0  FPGA  

Pico示波器在故障診斷中的應(yīng)用

  •   當今,工程師面臨著越來越嚴苛和復(fù)雜的測試任務(wù)。有時候設(shè)備在實驗中能夠正常工作,但是在實際現(xiàn)場應(yīng)用時,就會出現(xiàn)這樣那樣的問題,從而導(dǎo)致設(shè)備無法正常運行。一旦出現(xiàn)問題,一方面會引起客戶的不滿,一方面可能會造成生產(chǎn)損失,昂貴的維修費用,甚至帶來安全隱患。每當這個時候,客戶總是希望現(xiàn)場應(yīng)用工程師能夠快速準確的進行故障定位并維修以便于他們恢復(fù)生產(chǎn),這就給故障診斷工程師帶來了巨大的挑戰(zhàn)。   現(xiàn)場診斷時,工程師往往需要隨身攜帶一套小巧輕便、但功能強大的分析工具,捕捉波形異常,例如 定時錯誤、串擾、瞬態(tài)、電源質(zhì)量
  • 關(guān)鍵字: 示波器  PicoScope  FPGA  

ADAS方案轉(zhuǎn)向R-Car平臺,強化主動式安全機制

  •   自去年世強基于瑞薩圖像識別SoC SH7766的360度環(huán)視ADAS方案在市場廣受好評后——“此方案已經(jīng)在國內(nèi)一個領(lǐng)先的大巴車上得到批量使用。”世強高級市場經(jīng)理胡越強表示。術(shù)業(yè)有專攻,在今年的慕尼黑上海電子展上,世強基于瑞薩車載SoC——R-Car系列的新成員R-Car V2H的全新先進駕駛輔助系統(tǒng)(ADAS)解決方案再度成為業(yè)內(nèi)人士關(guān)注的焦點。   最尖端的車載SoC——R-Car H2   &quo
  • 關(guān)鍵字: ADAS  SoC  R-Car  

Synopsys全新DesignWare MIPI D-PHY將面積和功耗縮減50%

  •   為加速芯片和電子系統(tǒng)創(chuàng)新而提供軟件、知識產(chǎn)權(quán)(IP)及服務(wù)的全球性領(lǐng)先供應(yīng)商新思科技公司(Synopsys, Inc.)日前宣布:已將其DesignWare® MIPI® D-PHY™的面積和功耗降低到了競爭性方案的50%,同時將性能提升至每通道2.5 Gbps,為移動、消費類和汽車應(yīng)用降低了系統(tǒng)級芯片(SoC)的芯片成本并延長了電池續(xù)航能力。由于符合MIPI D-PHY v1.2規(guī)范,同時作為還包括DesignWare MIPI DSI 和 CSI-2 Controlle
  • 關(guān)鍵字: Synopsys  SoC  D-PHY  

Digilent Nexys3 FPGA開發(fā)板評測(一)

  •   FPGA即現(xiàn)場可編程門陣列,屬于可編程邏輯器件的一種。隨著工藝的進步和EDA設(shè)計工具的不斷發(fā)展,F(xiàn)PGA已經(jīng)成為實現(xiàn)數(shù)字系統(tǒng)的主流平臺之一。FPGA的集成度越來越高,功耗和成本卻在降低,所以其應(yīng)用領(lǐng)域也越來越廣。對于硬件工程師來說,器件的選型和資源評估變得更重要?! ‘斘覀円x擇FPGA開發(fā)板的時候,首先要問的問題是我們能得到什么以及我們準備用它來做什么?對于初學者來說FPGA是令人生畏的,不過如果有一個好的開發(fā)板能達到事半功倍的效果,會發(fā)現(xiàn)入門并不困難。接下來我們來看看Digilent公司推出的Ne
  • 關(guān)鍵字: FPGA  Nexys3  Xilinx  Spartan6  

Digilent Nexys3 FPGA開發(fā)板評測(二)

  •   測試過程  到現(xiàn)在已經(jīng)對Nexys3的硬件配置有了初步的了解。Nexys3的使用非常方便,平臺的搭建非常簡單,一根USB-micro下載線能搞定一切,不用額外的穩(wěn)壓電源或者變壓器供電,對工程師來說真是個福音,不用在辦公室和實驗室來回奔波了。直接在辦公桌上就可以設(shè)計,下載程序。而且攜帶也很方便,只要有臺筆記本到那里都能開始工作?! ?.上電前準備  為了監(jiān)測一些通用的接口,我們還是要準備一根USB-micro線用于與PC串口通信,一臺VGA監(jiān)視用的顯示器,一個USB口的鼠標或鍵盤。有了這些基本可以監(jiān)測N
  • 關(guān)鍵字: adept  Nexys3  FPGA    

高通恐遭罰近百億人幣 修改權(quán)利金費用

  • 據(jù)報導(dǎo),若以高通公司2013年度全球銷售額為罰款基數(shù),中國政府對高通的罰款額可能約人民幣91.7億元,為中國反壟斷的歷史性巨額罰款。對高通更糟糕的是,其他發(fā)展中國家可能會仿效中國。
  • 關(guān)鍵字: 高通  SoC  

Synopsys全新DesignWare MIPI D-PHY將面積和功耗縮減50%

  •   為加速芯片和電子系統(tǒng)創(chuàng)新而提供軟件、知識產(chǎn)權(quán)(IP)及服務(wù)的全球性領(lǐng)先供應(yīng)商新思科技公司(Synopsys, Inc.)日前宣布:已將其DesignWare® MIPI® D-PHY™的面積和功耗降低到了競爭性方案的50%,同時將性能提升至每通道2.5 Gbps,為移動、消費類和汽車應(yīng)用降低了系統(tǒng)級芯片(SoC)的芯片成本并延長了電池續(xù)航能力。由于符合MIPI D-PHY v1.2規(guī)范,同時作為還包括DesignWare MIPI DSI 和 CSI-2 Controlle
  • 關(guān)鍵字: Synopsys  SoC  傳感器  

FPGA的圖像處理技術(shù),你知道多少?

  •   最近一段時間一直在研究基于FPGA的圖像處理,乘著這個機會和大家交流一下,自己也順便總結(jié)一下。主要是為了大家對用FPGA做圖像處理有個感性的認識,如果真要研究的話就得更加深入學習了。本人水平有限,如有錯誤,歡迎大家批評指正。   基于軟件的圖像處理方法存在著一些局限性,尤其是計算速度和算法效率方面。所以大家很自然的就想到了FPGA作為嵌入式圖像應(yīng)用的平臺。許多圖像處理本身就是并行計算的,并且FPGA的編程硬件,本質(zhì)上也是并行的。但是利用FPGA硬件進行圖像處理存在很多的困難,需要學到很多的技巧。下面
  • 關(guān)鍵字: FPGA  圖像處理  算法  

蘋果或“休棄”高通“移情”英特爾?

  •   據(jù)國外媒體近日報道,高通一直是蘋果iPhone 首要的移動通訊芯片供應(yīng)商。不過,英特爾似乎打算打破這個局面,認為蘋果遲早會跳槽、投入自身的懷抱。   英特爾韓國分部總裁Lee Hee-sung 11 日在首爾舉辦的數(shù)據(jù)服務(wù)器芯片發(fā)布會上表示,蘋果、LG 電子等全球智能手機大廠有很高的機率會在未來使用英特爾的基頻芯片。   Lee 還說,三星電子最近才剛發(fā)布搭載英特爾“XMM7260”基頻數(shù)據(jù)機的中端智能手機“Galaxy Alpha”,以此來
  • 關(guān)鍵字: 高通  SoC  

一種基于FPGA的SOC設(shè)計方案

  •   為減少在印制電路板(PCB)設(shè)計中的面積開銷,介紹一種Flash結(jié)構(gòu)的現(xiàn) 場可編程門陣列(FPGA)器件,進而介紹采用該器件搭建基于先進精簡指令集機器(ARM)的片上系統(tǒng)(SOC)電路的設(shè)計方法,該方法按照高級微控制器總線架構(gòu)(AMBA),設(shè)計ARM7處理器微系統(tǒng)及其外設(shè)電路,通過用搭建的系統(tǒng)對片外存儲器進行擦寫,以及通過編寫軟硬件代碼定制符合ARM7外圍低速總線協(xié)議的用戶邏輯外設(shè),驗證了系統(tǒng)的準確性,該系統(tǒng)可用于驗證SOC設(shè)計系統(tǒng)。   近年來,SOC技術(shù)得到了快速的發(fā)展,逐漸 成為微電子行業(yè)的主
  • 關(guān)鍵字: Actel  FPGA  SOC  

Wide I/O 2標準出爐 移動存儲器接口再革新

  •   第二代WideI/O標準終于千呼萬喚始出來。
  • 關(guān)鍵字: SoC  移動存儲器  

一種基于FPGA的UART接口開發(fā)方案

  •   由于FPGA的功能日益強大,開發(fā)周期短、可重復(fù)編程等優(yōu)點也越來越明顯,可以在FPGA芯片上集成UART功能模塊,從而簡化電路,縮小PCB面積,提高系統(tǒng)可靠性。此外,F(xiàn)PGA的設(shè)計具有很高的靈活性,可以方便地進行升級和移植。   設(shè)計背景   通用異步收發(fā)器(Universal Asynchronous Receiver/Transmitter,UART)可以和各種標準串行接口,如RS 232和RS 485等進行全雙工異步通信,具有傳輸距離遠、成本低、可靠性高等優(yōu)點。一般UART由專用芯片如8250
  • 關(guān)鍵字: FPGA  UART  RS-232  

一種基于FPGA的振動信號采集處理系統(tǒng)

  •   摘要:在振動信號采集和處理系統(tǒng)設(shè)計中,信號的處理時間與可靠性決定著系統(tǒng)應(yīng)用的可行性。本文設(shè)計了一種基于FPGA的振動信號采集處理系統(tǒng),該系統(tǒng)通過振動信號采集電路、抗混疊濾波電路、AD采樣電路將電荷信號轉(zhuǎn)化為數(shù)字信號送入FPGA,在FPGA處理設(shè)計中利用數(shù)據(jù)流控制方法并行實現(xiàn)了信號的采樣和處理,并在數(shù)據(jù)存儲和訪問過程中采用時鐘時標方法判斷信號采樣過程中的數(shù)據(jù)丟失情況,有效提高了振動信號處理的實時性及可靠性。本設(shè)計在真實環(huán)境中進行了驗證,系統(tǒng)運行穩(wěn)定可靠,滿足各項技術(shù)應(yīng)用要求。   振動現(xiàn)象是機械設(shè)備運
  • 關(guān)鍵字: FPGA  傳感器  DSP  
共7947條 178/530 |‹ « 176 177 178 179 180 181 182 183 184 185 » ›|

fpga soc介紹

您好,目前還沒有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473