首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga soc

FPGA復(fù)位的可靠性設(shè)計(jì)方案詳解

  •   對FPGA設(shè)計(jì)中常用的復(fù)位設(shè)計(jì)方法進(jìn)行了分類、分析和比較。針對FPGA在復(fù)位過程中存在不可靠復(fù)位的現(xiàn)象,提出了提高復(fù)位設(shè)計(jì)可靠性的4種方法,包括清除復(fù)位信號上的毛刺、異步復(fù)位同步釋放、采用專用全局異步復(fù)位/置位資源和采用內(nèi)部復(fù)位。上述方法可有效提高FPGA復(fù)位的可靠性。   對FPGA芯片而言,在給芯片加電工作前,芯片內(nèi)部各個(gè)節(jié)點(diǎn)電位的變化情況均不確定、不可控,而這種不確定且不可控的情況會(huì)使芯片在上電后的工作狀態(tài)出現(xiàn)錯(cuò)誤。因此,在FPGA的設(shè)計(jì)中,為保證系統(tǒng)能可靠進(jìn)進(jìn)入工作狀態(tài),以及避免對FPGA輸
  • 關(guān)鍵字: FPGA  異步復(fù)位  異步復(fù)位  

基于Nios Ⅱ嵌入式軟核多處理器系統(tǒng)研究

  •   0 引言   基于SoPC 技術(shù)開發(fā)的嵌入式Nios Ⅱ軟核多處理器系統(tǒng)具有可自主設(shè)計(jì),重構(gòu)性好,軟硬件裁剪容易,系統(tǒng)擴(kuò)充升級方便,能兼顧性能、體積、功耗、成本、可靠性等方面的要求。研發(fā)嵌入式Nios Ⅱ軟核多處理器系統(tǒng),是提高嵌入式系統(tǒng)性價(jià)比和實(shí)用性一種有效途徑。   1 片上Nios Ⅱ嵌入式軟核多處理器系統(tǒng)   嵌入式系統(tǒng)的核心是RISC 處理器,具有代表性的RISC軟核處理器是Nios Ⅱ處理器。軟核處理器是指用編程的方法生成的處理器。是一種將硬件邏輯、智能算法、硬件描述語言和編程有機(jī)的
  • 關(guān)鍵字: FPGA   Nios Ⅱ  SoPC  

美高森美SmartFusion2和IGLOO2產(chǎn)品系列成為PLD行業(yè)唯一首先成功完成

  •   致力于提供功耗、安全、可靠與高性能半導(dǎo)體技術(shù)方案的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation) 宣布SmartFusion®2 SoC FPGA和 IGLOO®2 FPGA產(chǎn)品系列是唯一首先成功完成美國國家安全局(NSA)信息安全保障局(IAD)安全實(shí)施指南(SIG)文件的FPGA器件。   NSA IAD 設(shè)立這一過程,旨為提供與一套信息保障 (IA) 系統(tǒng)使用模型最具相關(guān)性的設(shè)計(jì)和數(shù)據(jù)安全特性概述,并包括了用于基于合適用戶場景的安全條例指南。通過清楚的Sm
  • 關(guān)鍵字: 美高森美  FPGA  SoC  

IC圈熱議:都不看好英特爾聯(lián)發(fā)科“緋聞”

  • 英特爾與聯(lián)發(fā)科的“緋聞”,不管業(yè)內(nèi)看不看好,英特爾欲打翻身仗,在移動(dòng)通信行業(yè)內(nèi)奮勇直追的勁頭還是值得敬佩的......
  • 關(guān)鍵字: 英特爾  SoC  

美高森美新增Cryptography Research的差分功率分析專利許可

  •   致力于提供功耗、安全、可靠與高性能半導(dǎo)體技術(shù)方案的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation) 宣布已從Rambus公司屬下Cryptography Research獲得其現(xiàn)有差分功率分析(Differential Power Analysis, DPA)專利許可的延期,這項(xiàng)專利許可延期可讓美高森美繼續(xù)使用Cryptography Research專利的突破性DPA對策產(chǎn)品組合,提供業(yè)界領(lǐng)先的第三方處理器和FPGA安全啟動(dòng)解決方案。   美高森美是目前擁有使用DPA對策專利許
  • 關(guān)鍵字: 美高森美  差分功率分析  FPGA  

基于立體封裝技術(shù)的復(fù)合電子系統(tǒng)模塊應(yīng)用

  •   摘要:本文在SIP立體封裝技術(shù)的基礎(chǔ)上,設(shè)計(jì)了基于DSP、FPGA的復(fù)合電子系統(tǒng)模塊。重點(diǎn)介紹了模塊的功能構(gòu)成及模塊接口應(yīng)用,為基于SIP小型化封裝的復(fù)合電子系統(tǒng)(功能可訂制)提供應(yīng)用基礎(chǔ)。   引言   隨著電子技術(shù)的發(fā)展對系統(tǒng)模塊小型化高可靠性提出了更高的要求。復(fù)合電子系統(tǒng)模塊是歐比特公司推出的一款SIP模塊,其將特定(可定制)的電子系統(tǒng)功能模塊采用立體封裝技術(shù)制作而成。本文介紹了基于DSP、FPGA的復(fù)合電子系統(tǒng)模塊OBT-MCES-01的功能構(gòu)成以及應(yīng)用方法。   1 SIP簡介   
  • 關(guān)鍵字: 復(fù)合電子系統(tǒng)  DSP  FPGA  ADC  DAC  RS422  CAN  201409  

基于FPGA和Qt技術(shù)的音頻廣播系統(tǒng)

  •   摘要:介紹了一種使用Altera DE2開發(fā)板以及Qt技術(shù)實(shí)現(xiàn)的定時(shí)音頻廣播系統(tǒng)。該系統(tǒng)使用C/S架構(gòu),使用跨平臺(tái)Qt技術(shù)在Ubuntu系統(tǒng)平臺(tái)下建立起服務(wù)器程序,用于管理所有在線的DE2音頻播放終端,使用Sqlite輕量級數(shù)據(jù)庫進(jìn)行數(shù)據(jù)存儲(chǔ)。通過基于Nios II實(shí)現(xiàn)的軟核進(jìn)行外圍設(shè)備的管理,并播放位于SD卡中的音頻文件。   引言   隨著數(shù)字和網(wǎng)絡(luò)等技術(shù)的發(fā)展,廣播技術(shù)已經(jīng)呈現(xiàn)出越來越多元化的趨勢,其最主要的趨勢便是從模擬到數(shù)字的轉(zhuǎn)化。從宏觀來說,廣播技術(shù)大體上可以分為三類:傳統(tǒng)公共廣播系統(tǒng)
  • 關(guān)鍵字: FPGA  揚(yáng)聲器  SD卡  UDP  Qt  201409  

緊湊的四輸出降壓型穩(wěn)壓器解決方案加速采用數(shù)字內(nèi)窺鏡

  •   摘要:目前的內(nèi)窺鏡發(fā)展趨勢推進(jìn)了數(shù)字成像方法的采用。不過,這需要多種數(shù)字處理器處理和分配圖像數(shù)據(jù)。另外還出現(xiàn)了新的設(shè)計(jì)挑戰(zhàn),即如何將所有電子組件及有關(guān)電源穩(wěn)壓器放進(jìn)與以前安裝的內(nèi)窺鏡攝像機(jī)控制單元 (CCU) 大小相同的空間中,以最大限度地減小安裝和采用成本。   1 內(nèi)窺鏡發(fā)展歷史   大多數(shù)歷史學(xué)家都認(rèn)為,Bozzini 的 Lichleiter 是第一個(gè)與我們今天所知的內(nèi)窺鏡相似的設(shè)備。該設(shè)備于 19 世紀(jì)初發(fā)明,它很不靈活,用傾斜的鏡子將圖像投射到醫(yī)生眼中,只用一根蠟燭照明,圖像質(zhì)量很差。
  • 關(guān)鍵字: 穩(wěn)壓器  內(nèi)窺鏡  CMOS  FPGA  LTM4644  201409  

多參數(shù)室內(nèi)環(huán)境智能監(jiān)測系統(tǒng)設(shè)計(jì)

  •   摘要:針對室內(nèi)環(huán)境質(zhì)量與人們的健康和工作效率密切相關(guān)的情況,設(shè)計(jì)了一種多參數(shù)多采集點(diǎn)室內(nèi)環(huán)境監(jiān)測系統(tǒng)。系統(tǒng)硬件主要包括單片機(jī)系統(tǒng)、FPGA數(shù)據(jù)采集電路、傳感器信號調(diào)理電路等。軟件包括單片機(jī)硬件驅(qū)動(dòng)程序、FPGA數(shù)字邏輯設(shè)計(jì)和基于VB的上位機(jī)應(yīng)用程序。實(shí)驗(yàn)結(jié)果表明:系統(tǒng)工作穩(wěn)定,誤差在設(shè)計(jì)允許范圍內(nèi)。   引言   隨著經(jīng)濟(jì)持續(xù)快速發(fā)展,人們的生活水平不斷提高,對各種室內(nèi)環(huán)境的要求也越來越高。傳統(tǒng)的室內(nèi)環(huán)境監(jiān)測設(shè)備實(shí)時(shí)性差、精度低、體積大、功耗大,難以適應(yīng)現(xiàn)代經(jīng)濟(jì)發(fā)展的要求。基于以上背景,本文設(shè)計(jì)了
  • 關(guān)鍵字: FPGA  單片機(jī)  監(jiān)測系統(tǒng)  傳感器  STC89C52  RAM  201409  

簡化三相BLDC電機(jī)控制和驅(qū)動(dòng)系統(tǒng)的策略

  •   摘要:高度集成的半導(dǎo)體產(chǎn)品不僅是消費(fèi)類產(chǎn)品的潮流,同時(shí)也逐步滲透至電機(jī)控制應(yīng)用。與此同時(shí),無刷直流(BLDC)電機(jī)在汽車和醫(yī)療應(yīng)用等眾多市場中也呈現(xiàn)出相同態(tài)勢,其所占市場份額正逐漸超過其他各類電機(jī)。隨著對BLDC電機(jī)需求的不斷增長以及相關(guān)電機(jī)技術(shù)的日漸成熟,BLDC電機(jī)控制系統(tǒng)的開發(fā)策略已逐漸從分立式電路發(fā)展成三個(gè)不同的類別。這三類主要方案劃分為片上系統(tǒng)(SoC)、應(yīng)用特定的標(biāo)準(zhǔn)產(chǎn)品(ASSP)和雙芯片解決方案。每種策略都有其各自的優(yōu)缺點(diǎn)。本文將論述這三種方案及其如何在設(shè)計(jì)的集成度和靈活性之間做出權(quán)衡
  • 關(guān)鍵字: BLDC  SoC  電機(jī)控制  ASSP  單片機(jī)  201409  

Altera發(fā)布Quartus II軟件Arria 10版v14.0

  •   Altera公司今天發(fā)布Quartus® II軟件Arria® 10版v14.0——業(yè)界最先進(jìn)的20 nm FPGA和SoC設(shè)計(jì)環(huán)境。Altera成熟可靠的Quartus II軟件編譯時(shí)間是業(yè)界最短的,支持性能最高的20 nm FPGA和SoC設(shè)計(jì)??蛻艨梢允褂眠@一最新版軟件所包含的全系列20 nm優(yōu)化IP內(nèi)核,進(jìn)一步加速其Arria 10 FPGA和SoC設(shè)計(jì)。   Altera的20 nm設(shè)計(jì)工具提供業(yè)界最先進(jìn)的算法,其結(jié)果質(zhì)量最好。與最相近競爭20 nm
  • 關(guān)鍵字: Altera  Quartus II  FPGA  

美高森美新型Libero SoC v11.4軟件改善運(yùn)行時(shí)間高達(dá)35%,顯著提升FPGA設(shè)計(jì)生產(chǎn)率

  •   致力于提供功耗、安全、可靠與高性能半導(dǎo)體技術(shù)方案的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation) 宣布推出最新11.4版本Libero系統(tǒng)級芯片(SoC)綜合設(shè)計(jì)軟件,用于開發(fā)美高森美最新一代FPGA產(chǎn)品。   美高森美新型Libero SoC v11.4用于獲獎(jiǎng)的SmartFusion2™ SoC FPGA和IGLOO2™ FPGA,改善設(shè)計(jì)流程運(yùn)行時(shí)間多達(dá)35%。新產(chǎn)品還提供了更高的設(shè)計(jì)效率,具有改善的SmartDesign圖形設(shè)計(jì)畫布、改善的文本編
  • 關(guān)鍵字: 美高森美  SoC  Libero  

意法半導(dǎo)體(ST)發(fā)布完全符合規(guī)范且可馬上投產(chǎn)的機(jī)頂盒平臺(tái)

  •   橫跨多重電子應(yīng)用領(lǐng)域、全球領(lǐng)先的半導(dǎo)體供應(yīng)商、全球領(lǐng)先的機(jī)頂盒芯片供應(yīng)商意法半導(dǎo)體(STMicroelectronics,簡稱ST)與巴西數(shù)字電視軟件專業(yè)公司EiTV 和數(shù)字通信芯片廠商MaxLinear密切合作,開發(fā)出一款功能完整且可馬上投產(chǎn)的數(shù)字機(jī)頂盒平臺(tái),可支持巴西模擬電視數(shù)字化計(jì)劃(ASO, Analog Switch-Off),推進(jìn)模擬電視向服務(wù)更豐富的數(shù)字化發(fā)展。   新平臺(tái)是針對巴西市場的量身訂制的高集成度機(jī)頂盒平臺(tái),支持巴西獨(dú)有的數(shù)字電視和中間件標(biāo)準(zhǔn),讓設(shè)備廠商利用先進(jìn)的系統(tǒng)芯片(S
  • 關(guān)鍵字: 意法半導(dǎo)體  MaxLinear  SoC  

美高森美新型Libero SoC v11.4軟件改善運(yùn)行時(shí)間高達(dá)35%,顯著提升FPGA設(shè)計(jì)生產(chǎn)率

  •   致力于提供功耗、安全、可靠與高性能半導(dǎo)體技術(shù)方案的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation) 宣布推出最新11.4版本Libero系統(tǒng)級芯片(SoC)綜合設(shè)計(jì)軟件,用于開發(fā)美高森美最新一代FPGA產(chǎn)品。   美高森美新型Libero SoC v11.4用于獲獎(jiǎng)的SmartFusion2™ SoC FPGA和IGLOO2™ FPGA,改善設(shè)計(jì)流程運(yùn)行時(shí)間多達(dá)35%。新產(chǎn)品還提供了更高的設(shè)計(jì)效率,具有改善的SmartDesign圖形設(shè)計(jì)畫布、改善的文本編
  • 關(guān)鍵字: 美高森  Libero SoC  FPGA  

基于ARM+FPGA的大屏幕顯示器控制系統(tǒng)設(shè)計(jì)

  •   0 前言   隨著計(jì)算機(jī)和半導(dǎo)體技術(shù)的發(fā)展,LED大屏幕顯示系統(tǒng)成為集計(jì)算機(jī)控制、視頻、光電子、微電子、通信、數(shù)字圖像處理技術(shù)為一體的顯示設(shè)備。目前LED大屏幕顯示器向更高亮度、更高耐氣候性、更高的發(fā)光均勻性、更大屏幕化、更高的可靠性方向發(fā)展。LED顯示屏產(chǎn)業(yè)正成為我國電子信息產(chǎn)業(yè)的重要組成部分。大屏幕顯示技術(shù)的發(fā)展進(jìn)步,需要處理的數(shù)據(jù)量大大增加,系統(tǒng)的頻率越來越高,系統(tǒng)的規(guī)模越來越大,對顯示控制系統(tǒng)的要求不斷提高。以往的LED大屏幕顯示系統(tǒng)用中小規(guī)模集成電路實(shí)現(xiàn),系統(tǒng)體積較大、調(diào)試?yán)щy、不易修改。
  • 關(guān)鍵字: ARM  FPGA  PLD  
共7947條 180/530 |‹ « 178 179 180 181 182 183 184 185 186 187 » ›|

fpga soc介紹

您好,目前還沒有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473