首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dsp+fpga

dsp+fpga 文章 最新資訊

NI推出新型可自定義的I/O模塊

  •   美國國家儀器有限公司(簡稱NI)推出4種用于PXI平臺的新型R系列?I/O模塊,這些模塊都配備了高性能的Xilinx?Virtex?-5現(xiàn)場可編程門陣列(FPGA)芯片。NI?PXI-7841R,?PXI-7842R,?PXI-7851R?和PXI-7852R模塊具有8個模擬輸入、8個模擬輸出和96個數(shù)字I/O通道,而且模擬輸入的速率比以前版本的R系列設備快3.5倍以上。這些新型模塊為工程師和科學家們提供了即時可用的硬件;不僅如此,這
  • 關鍵字: NI  I/O模塊  FPGA  LabVIEW  

Altera發(fā)布業(yè)界首款40nmFPGA

  •   Altera公司近日發(fā)布了業(yè)界首款40nmFPGA(現(xiàn)場可編程門陣列)和HardCopyASIC(專用集成電路)。兩者都提供收發(fā)器,在密度、性能和低功耗上遙遙領先。   StratixIV系列有680K邏輯單元,比Altera的StratixIII系列高兩倍,是目前市場上密度最大的FPGA。器件滿足了眾多市場對各種高端應用的需求,例如無線和有線通信、廣播和ASIC原型開發(fā)等。
  • 關鍵字: Altera  40nm  FPGA  

基于DSP和USB技術的數(shù)據(jù)采集與處理系統(tǒng)

  • 采用DSP(數(shù)字信號處理器)作為控制器,而采用USB(通用串行總線)和上位機相連接將是數(shù)據(jù)采集處理系統(tǒng)的一種可能的發(fā)展趨勢。
  • 關鍵字: 處理  理系  數(shù)據(jù)采集  技術  DSP  USB  基于  

IPTV生態(tài)系統(tǒng)和基于DSP的IP機頂盒設計

  •   隨著IPTV市場準備起飛,競爭生態(tài)系統(tǒng)數(shù)量的增加意味著STB開發(fā)商必須保持他們的實現(xiàn)方案選項具備開放性。   未來幾年,由電信業(yè)務提供商推動的IPTV市場(利用互聯(lián)網協(xié)議傳輸數(shù)字電視)有望形成規(guī)模。然而,目前該市場陷入了各種硬件和軟件解決方案的競爭之中,不同種類的壓縮技術非常復雜,并與家庭網絡應用存在潛在的融合。這些因素使工程師在設計IP機頂盒的時候面臨決策困難,所以原始設備制造商(OEM)需要選擇處理技術,以使他們保持實現(xiàn)方案選項的開放性。   作為傳輸方案的焦點,STB必須能夠適應它要部署的特
  • 關鍵字: IPTV  STB  DSP  機頂盒  視頻編碼  VOD  

基于FPGA的PCB測試機硬件電路設計

  •   引言   PCB 光板測試機基本的測試原理是歐姆定律,其測試方法是將待測試點間加一定的測試電壓,用譯碼電路選中PCB 板上待測試的兩點,獲得兩點間電阻值對應的電壓信號,通過電壓比較電路,測試出兩點間的電阻或通斷情況。 重復以上步驟多次,即可實現(xiàn)對整個電路板的測試。   由于被測試的點數(shù)比較多, 一般測試機都在2048點以上,測試控制電路比較復雜,測試點的查找方法以及切換方法直接影響測試機的測試速度,本文研究了基于FPGA的硬件控制系統(tǒng)設計。   硬件控制系統(tǒng)   測試過程是在上位計算機的控制下
  • 關鍵字: FPGA  PCB  硬件電路  測試機  

基于最佳接收的UART的設計與實現(xiàn)

  •   在嵌入式系統(tǒng)設計中常使用通用異步接收和發(fā)送器UART(Universal Asynchronous Receiver/Transmitter)實現(xiàn)系統(tǒng)控制信息或低速數(shù)據(jù)信息的傳輸,而UART所采用的奇偶校驗方式不具備前向糾錯能力,檢錯能力也有限,所以在設計UART時要盡可能提高其抗干擾能力,以加強系統(tǒng)的可靠性。   1 基于最佳接收的UART   目前UART中的接收器多采用如圖1所示的設計。           同步模塊
  • 關鍵字: UART  最佳接收  FPGA  同步模塊  邏輯優(yōu)化  

用雙端口RAM實現(xiàn)與PCI總線接口的數(shù)據(jù)通訊

  •   采用雙端口RAM實現(xiàn)DSP與PCI總線芯片之間的數(shù)據(jù)交換接口電路。   提出了一種使用CPLD解決雙端口RAM地址譯碼和PCI接口芯片局部總線仲裁的的硬件設計方案,并給出了PCI總線接口芯片寄存器配置實例,介紹了軟件包WinDriver開發(fā)設備驅動程序的具體過程。   隨著計算機技術的不斷發(fā)展,為滿足外設間以及外設與主機間的高速數(shù)據(jù)傳輸,Intel公司于1991年提出了PCI總線概念。PCI總線是一種能為主CPU及外設提供高性能數(shù)據(jù)通訊的總線,其局部總線在33MHz總線時鐘、32位數(shù)據(jù)通路時,數(shù)據(jù)
  • 關鍵字: RAM  DSP  PCI總線  CPLD  數(shù)據(jù)通訊  

FPGA競爭好像在演戲(下)

  •   你是否有過這樣的經歷:見到一個人后,整個世界一下子明亮起來。所謂的“華堂升輝”、人們所說的“光彩照人”,連又聾又瞎的海倫?凱勒都說“點亮了我心中的明燈”。   如果你還沒有這樣的經歷,建議你去接觸一下FPGA界的人士吧!在半導體業(yè)的星光大道上,F(xiàn)PGA行業(yè)絕對是個群星燦爛的領域。激發(fā)你獲得靈感。   筆者多年前去美國參加一個會議,整日浸泡在英語的海洋中,非常boring。因此當采訪了A公司和Q公司的市場人員,深受震撼。他們都是高大健美,高高的鼻梁,深邃的眼睛,年齡三、四十,你隨便提
  • 關鍵字: FPGA  半導體  

基于DSP和USB的高速數(shù)據(jù)采集與處理系統(tǒng)設計

  • 介紹了一種基于DSP與USB的高速數(shù)據(jù)采集與處理系統(tǒng),包括整個系統(tǒng)的硬件設計與軟件設計。DSP控制整個系統(tǒng)完成CCD信號采集并進行小波變換去噪處理,F(xiàn)PGA協(xié)同DSP實現(xiàn)整個系統(tǒng)的地址譯碼和邏輯控制。主機應用程序通過USB完成與DSP的數(shù)據(jù)通信,實現(xiàn)整個采集的控制和數(shù)據(jù)顯示。這種高速的數(shù)據(jù)采集與處理系統(tǒng),可廣泛地應用于各種智能儀表、自動化控制設備中,有著非常好的市場應用前景。
  • 關鍵字: 處理  理系  設計  數(shù)據(jù)采集  高速  DSP  USB  基于  

基于DSP的DGPS導航定位系統(tǒng)的設計與實現(xiàn)

  • 介紹了DCPS導航定位系統(tǒng)的工作原理,提出了一種基于DSP的DGPS系統(tǒng)設計方案。通過開發(fā)以DSP為核心的軟硬件系統(tǒng),與GPS接收機和無線數(shù)據(jù)收發(fā)設備共同組建了DGPS精確定位系統(tǒng)。
  • 關鍵字: 系統(tǒng)  設計  實現(xiàn)  定位  導航  DSP  DGPS  基于  

基于MCU+DSP的運動控制硬件平臺設計

  •   ?   引言   開放式控制器體系結構源于“開放式”的PC(個人計算機) 技術, 目前的開放式運動控制器多為PC+運動控制卡結構, 隨著MCU(微控制器) 和DSP(數(shù)字信號處理器)性能的增強, MUC和DSP取代PC的趨勢日趨明顯, 而這種嵌入式的緊湊結構較PC有更廣泛的環(huán)境適應性。MCU、DSP和PC差異較大, PC環(huán)境中的運動控制技術不可能直接向MCU和DSP系統(tǒng)中轉移, 基于MCU和DSP硬件平臺的運動控制技術的研究十分必要。   設計目標與需求分析
  • 關鍵字: 運動控制器  開放式  MCU  DSP  

FPGA競爭好像在演戲(中)

  •   辭職頻繁   一個月前,X公司的VP來京和記者朋友們親切交談、共進午餐,大談X公司的發(fā)展前途,由于出差在外而沒有機會赴此盛宴的媒體人都十分惋惜??蓻]想到幾周后,他卻悄然辭職了。   兩年前,A公司負責中國業(yè)務的B總來京慷慨激昂地講演,展望FPGA美好的未來,回去后記者賣力地寫稿稱頌。但是令人費解的是,幾個月后在處理另一篇邀請函時,發(fā)現(xiàn)B總怎么成了另一家新公司的老總?打電話一問,才知道B君已辭職,自己創(chuàng)辦了這家公司。   “投敵叛變”   最令人難以理解的是,互相跳到競爭
  • 關鍵字: FPGA  半導體  

一種基于分層級連DSP陣列技術的電子浮標設計

  •   和其他水下目標探測裝備(如艇殼聲納、拖線陣聲納等)相比,電子浮標由于沒有本艦噪聲的影響,對水下目標的探測靈敏度高;此外它可通過飛機布放和回收,具有搜索面積大、偵察效率高、使用方便等優(yōu)點,已成為偵察、反潛領域的重要裝備。而將多個浮標組成網絡,就可對大范圍海域進行監(jiān)視。目前,作為數(shù)字化海洋的重要組成部分,電子浮標已成 世界海洋國家不惜巨資進行開發(fā)的水下目標監(jiān)測裝備。   本文介紹了一種基于分層級連DSP陣列技術的電子浮標設計方案,該方案通過微弱信號檢測技術來提取水下目標的聲信號;通過差分GPS技術來給浮
  • 關鍵字: DSP  電子浮標  GPS  無線通訊  檢測  

NI推出4種用于PXI平臺的新型R系列I/O模塊

  •   2008年5月,美國國家儀器有限公司(簡稱NI)推出4種用于PXI平臺的新型R系列 I/O模塊,這些模塊都配備了高性能的Xilinx Virtex-5現(xiàn)場可編程門陣列(FPGA)芯片。NI PXI-7841R, PXI-7842R, PXI-7851R 和PXI-7852R模塊具有8個模擬輸入、8個模擬輸出和96個數(shù)字I/O通道,而且模擬輸入的速率比以前版本的R系列設備快3.5倍以上。這些新型模塊為工程師和科學家們提供了即時可用的硬件;不僅如此,這些硬件還可通過NI LabVIEW FPGA軟件進行圖
  • 關鍵字: NI  I/O模塊  FPGA  嵌入式  設計  

Altera發(fā)布業(yè)界首款40-nm FPGA和HardCopy ASIC

  • ?  為幫助設計人員提高集成度,進一步創(chuàng)新,Altera公司今天發(fā)布了業(yè)界的首款40-nm FPGA和HardCopy? ASIC。Stratix? IV FPGA和HardCopy IV ASIC都提供收發(fā)器,在密度、性能和低功耗上遙遙領先。Stratix IV系列有680K邏輯單元(LE),比Altera的Stratix III系列高2倍,是目前市場上密度最大的FPGA。HardCopy IV ASIC系列在密度上和Stratix IV器件等價,具有1330萬邏輯門。Alte
  • 關鍵字: Altera  40-nm FPGA   ASIC  
共9915條 563/661 |‹ « 561 562 563 564 565 566 567 568 569 570 » ›|

dsp+fpga介紹

您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473