首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> dsp+fpga

dsp+fpga 文章 最新資訊

基于FPGA的AD9910控制設(shè)計(jì)

  • 為了滿足目前對(duì)數(shù)據(jù)處理速度的需求,設(shè)計(jì)了一種基于FPGA+DDS的控制系統(tǒng)。根據(jù)AD9910的特點(diǎn)設(shè)計(jì)了控制系統(tǒng)的硬件部分,詳細(xì)闡述了電源、地和濾波器的設(shè)計(jì)。設(shè)計(jì)了FPGA的軟件控制流程,給出了流程圖和關(guān)鍵部分的例程,并對(duì)DDS AD9910各個(gè)控制寄存器的設(shè)置與時(shí)序進(jìn)行詳細(xì)說明,最后給出了實(shí)驗(yàn)結(jié)果。實(shí)驗(yàn)結(jié)果證明輸出波形質(zhì)量高、效果好。對(duì)于頻率源的設(shè)計(jì)與實(shí)現(xiàn)具有工程實(shí)踐意義。
  • 關(guān)鍵字: FPGA  9910  AD  控制設(shè)計(jì)    

賽靈思和Synopsys聯(lián)手推出業(yè)界首部開發(fā)方法手冊(cè)

  •   全球可編程邏輯解決方案領(lǐng)先廠商賽靈思公司(NASDAQ:XLNX))今日宣布與全球半導(dǎo)體設(shè)計(jì)、驗(yàn)證和制造領(lǐng)域的軟件及 IP 領(lǐng)先廠商Synopsys公司(NASDAQ:SNPS)聯(lián)手推出《 FPGA的原型開發(fā)方法手冊(cè)》(FPMM),這是一本介紹如何使用 FPGA 作為平臺(tái)進(jìn)行片上系統(tǒng)(SoC)開發(fā)的實(shí)用指南。FPMM 收錄了眾多公司的設(shè)計(jì)團(tuán)隊(duì)在設(shè)計(jì)和驗(yàn)證方面的寶貴經(jīng)驗(yàn)。
  • 關(guān)鍵字: 賽靈思   FPGA   

大規(guī)?,F(xiàn)場(chǎng)可編程門陣列(FPGA)開發(fā)系統(tǒng)電源設(shè)計(jì)研究

首個(gè)國產(chǎn)高性能芯片“安徽造”填補(bǔ)國產(chǎn)化空白

  •   記者3月17日從中國電子科技集團(tuán)公司38所獲悉,由該所自主研發(fā)的首個(gè)國產(chǎn)化高性能芯片“魂芯一號(hào)”,日前在北京“十一五”國家重大科技成就展上首次精彩亮相,其運(yùn)算能力達(dá)每秒鐘300億次浮點(diǎn)運(yùn)算或每秒鐘80億次浮點(diǎn)乘法累加運(yùn)算,性能可與國際市場(chǎng)同類產(chǎn)品相媲美,其成功應(yīng)用將填補(bǔ)我國高性能芯片國產(chǎn) 化的空白。   
  • 關(guān)鍵字: DSP  物聯(lián)網(wǎng)  通訊  魂芯一號(hào)  

NI發(fā)布全新 LabWindows?/CVI 2010

  •   美國國家儀器有限公司(National Instruments,簡(jiǎn)稱NI)近日發(fā)布了全新NI LabWindows/CVI 2010,該軟件可基于驗(yàn)證過的ANSI C測(cè)試測(cè)量軟件平臺(tái),提供更高的開發(fā)效率,并簡(jiǎn)化FPGA通信的復(fù)雜度。此外,NI還發(fā)布了LaWindows/CVI 2010 Linux Run-Time模塊和LabWindows/CVI 2010實(shí)時(shí)模塊,可擴(kuò)展開發(fā)環(huán)境至Linux和實(shí)時(shí)操作系統(tǒng)中。
  • 關(guān)鍵字: NI  FPGA  

基于DSP的滯環(huán)跟蹤型有源電力濾波器數(shù)字控制系統(tǒng)

  • 基于DSP的滯環(huán)跟蹤型有源電力濾波器數(shù)字控制系統(tǒng),摘要:介紹了一種基于新型數(shù)字信號(hào)處理器(DSP)TMS320F2407A數(shù)字控制的滯環(huán)跟蹤型并聯(lián)有源電力濾波器,以DSP為核心的數(shù)字控制電路完成諧波提取、指令電流產(chǎn)生、直流側(cè)電壓控制、系統(tǒng)保護(hù)等功能,實(shí)現(xiàn)了一種全數(shù)字控
  • 關(guān)鍵字: 濾波器  數(shù)字  控制系統(tǒng)  電力  有源  DSP  跟蹤  基于  

基于DSP實(shí)現(xiàn)可并機(jī)的逆變電源

  • 基于DSP實(shí)現(xiàn)可并機(jī)的逆變電源,摘要:介紹了一種可并機(jī)的逆變電源的結(jié)構(gòu)和原理,并以Motorola公司的DSP56F805型數(shù)字信號(hào)處理器作為控制核心,且給出了硬件和軟件的設(shè)計(jì)方案。實(shí)驗(yàn)結(jié)果證明此系統(tǒng)的控制獲得了良好的效果。 關(guān)鍵詞:逆變器;并聯(lián);數(shù)
  • 關(guān)鍵字: 逆變電源  實(shí)現(xiàn)  DSP  基于  

28納米FPGA: 降低功耗 提高帶寬

  •   低功耗和高帶寬是下一代高端設(shè)計(jì)的兩個(gè)主要需求。對(duì)全球范圍多個(gè)應(yīng)用領(lǐng)域的調(diào)研表明,以相同甚至更低功耗及成本來實(shí)現(xiàn)更大的帶寬已成為大勢(shì)所趨。現(xiàn)在應(yīng)對(duì)帶寬不斷增長(zhǎng)的技術(shù)是演進(jìn)中的40G和100G系統(tǒng)(以及即將出現(xiàn)的400G系統(tǒng))。設(shè)計(jì)下一代FPGA來滿足目前對(duì)寬帶和低功耗需求的難度越來越大?! ?/li>
  • 關(guān)鍵字: Altera  FPGA  

基于FPGA的CMI編碼系統(tǒng)設(shè)計(jì)

  • 摘要:提出了一種基于FPGA并利用Verilog HDL實(shí)現(xiàn)的CMI編碼設(shè)計(jì)方法。研究了CMI碼型的編碼特點(diǎn),提出了利用Altera公司CycloneⅡ系列EP2C5Q型號(hào)FPGA完成CMI編碼功能的方案。在系統(tǒng)程序設(shè)計(jì)中,首先產(chǎn)生m序列,然后程序
  • 關(guān)鍵字: FPGA  CMI  編碼  系統(tǒng)設(shè)計(jì)    

FPGA實(shí)現(xiàn)時(shí)分多址的一種改進(jìn)型方法

  • 摘要:利用FPGA實(shí)現(xiàn)時(shí)分多址的方法有很多種,但大多數(shù)方法都對(duì)FPGA芯片資源的占用非常巨大。針對(duì)這一問題,提出一種改進(jìn)型方法來實(shí)現(xiàn)時(shí)分多址。通過使用FPGA芯片內(nèi)部的雙口隨機(jī)訪問存儲(chǔ)器(雙口RAM),利用同一塊RAM采
  • 關(guān)鍵字: FPGA  時(shí)分  多址  改進(jìn)型    

基于DSP+LabVIEW的特高壓驗(yàn)電器設(shè)計(jì)方案

  • 基于DSP+LabVIEW的特高壓驗(yàn)電器設(shè)計(jì)方案, 隨著電力工業(yè)的發(fā)展和電網(wǎng)負(fù)荷需求的提高,我國正在大力發(fā)展特高壓、長(zhǎng)距離輸電技術(shù)。高電壓導(dǎo)致強(qiáng)電場(chǎng)、電氣設(shè)備絕緣中的某些薄弱部分在強(qiáng)電場(chǎng)的作用下發(fā)生局部放電,同時(shí)當(dāng)架空輸電線路表面的電場(chǎng)強(qiáng)度超過空氣
  • 關(guān)鍵字: 設(shè)計(jì)  方案  驗(yàn)電器  高壓  DSP  LabVIEW  基于  

基于FPGA的數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:基于FPGA和USB2.0的技術(shù)方案,設(shè)計(jì)了一種高速化和集成化的數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)是以Altera公司的FPGA芯片EP2C5T144為主控芯片,以Cypress公司的EZ-USB FX2芯片為傳輸手段設(shè)計(jì)實(shí)現(xiàn)的。首先詳細(xì)介紹了整體系統(tǒng)的
  • 關(guān)鍵字: FPGA  數(shù)據(jù)采集系統(tǒng)    

基于FPGA+DSP的雷達(dá)高速數(shù)據(jù)采集系統(tǒng)的實(shí)現(xiàn)

  • 摘要:激光雷達(dá)的發(fā)射波及回波信號(hào)經(jīng)光電器件轉(zhuǎn)換形成的電信號(hào)具有脈寬窄,幅度低,背景噪聲大等特點(diǎn),對(duì)其進(jìn)行低速數(shù)據(jù)采集存在數(shù)據(jù)精度不高等問題。同時(shí),A/D轉(zhuǎn)換器與數(shù)字信號(hào)處理器直接連接會(huì)導(dǎo)致數(shù)據(jù)傳輸不
  • 關(guān)鍵字: FPGA  DSP  雷達(dá)  高速數(shù)據(jù)    

數(shù)字基帶傳輸系統(tǒng)的FPGA設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:為了提高系統(tǒng)的集成度和可靠性,降低功耗和成本,增強(qiáng)系統(tǒng)的靈活性,提出一種采用非常高速積體電路的硬件描述語言(VHDL語言)來設(shè)計(jì)數(shù)字基帶傳輸系統(tǒng)的方法。詳細(xì)闡述數(shù)字基帶傳輸系統(tǒng)中信號(hào)碼型的設(shè)計(jì)原則,數(shù)
  • 關(guān)鍵字: FPGA  數(shù)字基帶  傳輸系統(tǒng)    

TMS320C672x系列浮點(diǎn)DSP的EMIF研究與應(yīng)用

  • TMS320C672x系列浮點(diǎn)DSP的EMIF研究與應(yīng)用,針對(duì)如何靈活應(yīng)用高性能32/64位浮點(diǎn)DSP TMS320C672x提供的性能優(yōu)良的外部存儲(chǔ)器接口(EMIF),分析了EMIF的特點(diǎn)和使用技巧,以TMS320C6722B型DSP為例,設(shè)計(jì)了EMIF與外部HY57V281620A型SDRAM和異步AM29LV800BB-90EC型Flash的硬件接口,并分析了EMIF訪問SDRAM和Flash時(shí)各控制寄存器配置的方法和具體步驟,列出了該配置命令下EMIF引腳與邏輯地址的對(duì)應(yīng)關(guān)系和具體的軟件編寫例程;
  • 關(guān)鍵字: 研究  應(yīng)用  EMIF  DSP  系列  浮點(diǎn)  TMS320C672x  
共9914條 398/661 |‹ « 396 397 398 399 400 401 402 403 404 405 » ›|

dsp+fpga介紹

您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473