首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> dsp+fpga

利用FPGA實(shí)現(xiàn)攝像機(jī)傳感器接口

  •   圖像傳感器可以說(shuō)是在數(shù)字視頻或靜止相機(jī)中視頻或靜止圖像處理流水線的最重要部分。如果沒(méi)有傳感器,就沒(méi)有圖像信號(hào)可進(jìn)行處理。眾所周知傳感器是非標(biāo)準(zhǔn)化的。在采用的方案中,它們有以下的不同之處:   轉(zhuǎn)換可見光或紅外光為電信號(hào)的方式;尤其是在該信號(hào)離開這塊芯片之前,對(duì)這個(gè)信號(hào)采用的編碼和壓縮(有時(shí))的方式。   對(duì)傳感器內(nèi)部的寄存器進(jìn)行編程的方式,以調(diào)整增益、曝光時(shí)間、傳感器模式(如線性、HDR),傳感器圖像坐標(biāo)等。   實(shí)現(xiàn)特殊功能的方式,如高(或?qū)?動(dòng)態(tài)范圍(HDR/WDR);例如通過(guò)在同一封裝中的
  • 關(guān)鍵字: FPGA  傳感器  

FPGA在電梯控制系統(tǒng)中的應(yīng)用

  •    摘 要: 介紹了基于Altera公司EP1K30TC144芯片的電梯控制器設(shè)計(jì)過(guò)程,描述了該控制系統(tǒng)的功能。該設(shè)計(jì)采用VHDL語(yǔ)言進(jìn)行編程,以QUARTUSⅡ軟件為開發(fā)平臺(tái),對(duì)本設(shè)計(jì)進(jìn)行了仿真,并使用JTAG將程序代碼下載到實(shí)驗(yàn)板上進(jìn)行了硬件驗(yàn)證。   關(guān)鍵詞: 電梯控制器; VHDL; EP1K30TC144; QUARTUSⅡ   隨著社會(huì)的發(fā)展,電梯的使用越來(lái)越普遍,對(duì)電梯功能的要求也不斷提高,相應(yīng)地其控制方式也在不斷發(fā)生變化。對(duì)于電梯的控制,傳統(tǒng)的方法是使用繼電器-接觸器控制系
  • 關(guān)鍵字: Altera  FPGA  芯片  

FPGA技術(shù)在汽車電子中的應(yīng)用

  •   因?yàn)楝F(xiàn)場(chǎng)可編程門陣列(FPGA)技術(shù)具有自定義邏輯功能和高可靠性的特點(diǎn),所以,工程師已將FPGA技術(shù)融入測(cè)試系統(tǒng),解決汽車電子設(shè)計(jì)與測(cè)試的困難,同時(shí)滿足低成本、系統(tǒng)可擴(kuò)展性和復(fù)雜的測(cè)試環(huán)境要求。本文將探討FPGA相關(guān)技術(shù)在汽車電子中的應(yīng)用。   FPGA技術(shù)的應(yīng)用領(lǐng)域   FPGA(Field Programmable Gate Array),是PAL、GAL、PLD等可編程器件進(jìn)一步發(fā)展的產(chǎn)物,其邏輯功能由內(nèi)部規(guī)則排列的邏輯單元陣列完成。邏輯單元陣列內(nèi)部包括可配置邏輯模塊、輸入輸出模塊和內(nèi)部連線
  • 關(guān)鍵字: 汽車電子  FPGA  

基于FPGA 的DDR SDRAM控制器在高速數(shù)據(jù)采集系統(tǒng)中

  • 實(shí)現(xiàn)數(shù)據(jù)的高速大容量存儲(chǔ)是數(shù)據(jù)采集系統(tǒng)中的一項(xiàng)關(guān)鍵技術(shù)。本設(shè)計(jì)采用Altera 公司Cyclone系列的FPGA 完成了對(duì)DDR SDRAM 的控制,以狀態(tài)機(jī)來(lái)描述對(duì)DDR SDRAM 的各種時(shí)序操作,設(shè)計(jì)了DDR SDRAM 的數(shù)據(jù)與命令接口。用控
  • 關(guān)鍵字: SDRAM  FPGA  DDR  控制器    

FPGA遠(yuǎn)程更新重啟系統(tǒng)

  • 正文  1) 因?yàn)镕PGA具有開發(fā)周期短,可更新等優(yōu)點(diǎn),現(xiàn)在有越來(lái)越多的通訊系統(tǒng)采用FPGA作為實(shí)際產(chǎn)品方案。已經(jīng)有大量的FPGA應(yīng)用到通訊系統(tǒng)中,為了降低系統(tǒng)維護(hù)的人力成本,需要能夠?qū)崿F(xiàn)FPGA遠(yuǎn)程版本更新。本文將以Xi
  • 關(guān)鍵字: FPGA  遠(yuǎn)程更新  系統(tǒng)    

基于FPGA芯片EP3C10E144C8的OLED真彩色顯示方案

  • 作為第3 代顯示器,有機(jī)電致發(fā)光器件( OrganicLight Emitting Diode,OLED) 由于其主動(dòng)發(fā)光、響應(yīng)快、高亮度、全視角、直流低壓驅(qū)動(dòng)、全固態(tài)以及不易受環(huán)境影響等優(yōu)異特性,具有LCD 無(wú)法比擬的優(yōu)點(diǎn),在手機(jī)、個(gè)人電
  • 關(guān)鍵字: FPGA  144C  E144  OLED    

Altera推出Serial RapidIO IP內(nèi)核

  • Altera公司 (NASDAQ: ALTR)日前宣布,開始提供新的Serial RapidIO? Gen2 MegaCore?功能知識(shí)產(chǎn)權(quán)(IP),滿足全球通信基礎(chǔ)設(shè)施系統(tǒng)日益增長(zhǎng)的帶寬需求。該IP新解決方案成功實(shí)現(xiàn)了所有硬件與最新Integrated Device Technology (IDT) RapidIO芯片的互操作性,并支持28 nm Altera Stratix? V FPGA,每通路工作速率高達(dá)6.25 Gbaud。
  • 關(guān)鍵字: Altera  IDT  嵌入式  FPGA  

基于FPGA的嵌入式智能管理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

  • 基于FPGA的嵌入式智能管理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),近些年,針對(duì)智能管理的研究越來(lái)越廣泛,采用的技術(shù)也越來(lái)越多,如基于單片機(jī)開發(fā)的智能監(jiān)控平臺(tái)[1]、在Linux內(nèi)核下的智能儀器開發(fā)[2]、對(duì)智能管理的某一個(gè)方面進(jìn)行研究[3]等。隨著嵌入式核心芯片的高速發(fā)展,傳統(tǒng)嵌
  • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  管理系統(tǒng)  智能  FPGA  嵌入式  基于  

基于高精度Σ-ΔADC和DSP的廣播級(jí)數(shù)字音頻延時(shí)器

  • 音頻延時(shí)器可用于廣播電臺(tái)直播節(jié)目,它將音頻信號(hào)延時(shí)一段時(shí)間后播出,以避免主持人的口誤或聽眾熱線中聽眾的一 ...
  • 關(guān)鍵字: 基于高精度  Σ-ΔADC  DSP  數(shù)字音頻  延時(shí)器  

基于IP核的FPGA 設(shè)計(jì)方法

  • 幾年前設(shè)計(jì)專用集成電路(ASIC) 還是少數(shù)集成電路設(shè)計(jì)工程師的事, 隨著硅的集成度不斷提高,百萬(wàn)門的ASIC 已不難實(shí)現(xiàn), 系統(tǒng)制造公司的設(shè)計(jì)人員正越來(lái)越多地采用ASIC 技術(shù)集成系統(tǒng)級(jí)功能(System L evel In tegrete - SL
  • 關(guān)鍵字: FPGA  IP核  設(shè)計(jì)方法    

DSP實(shí)現(xiàn)DTMF信號(hào)發(fā)生器的關(guān)鍵技術(shù)

  • 概述·DTMF信號(hào)發(fā)生器將按鍵或數(shù)字信號(hào)轉(zhuǎn)化成雙音信號(hào)?!TMF信號(hào)檢測(cè)器雙音信號(hào)中的信息?!は聢D是一...
  • 關(guān)鍵字: DSP  DTMF  信號(hào)發(fā)生器  

HDTV接收機(jī)中Viterbi譯碼器的FPGA實(shí)現(xiàn)

  • 高清晰度數(shù)字電視HDTV技術(shù)是當(dāng)今世界上最先進(jìn)的圖像壓縮編碼技術(shù)和數(shù)字通信技術(shù)的結(jié)合。它代表一個(gè)國(guó)家的科...
  • 關(guān)鍵字: HDTV  FPGA  譯碼器  

Altera率先在28nm FPGA上測(cè)試復(fù)數(shù)高性能浮點(diǎn)DSP設(shè)計(jì)

  •   Altera公司30日宣布,在業(yè)界率先在28 nm FPGA器件上成功測(cè)試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號(hào)處理(DSP)設(shè)計(jì)。獨(dú)立技術(shù)分析公司Berkeley設(shè)計(jì)技術(shù)有限公司(BDTI)驗(yàn)證了能夠在Altera Stratix? V和Arria? V 28 nm FPGA開發(fā)套件上簡(jiǎn)單方便的高效實(shí)現(xiàn)Altera浮點(diǎn)DSP設(shè)計(jì)流程,同時(shí)驗(yàn)證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。   Altera的浮點(diǎn)DSP設(shè)計(jì)流程經(jīng)過(guò)規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計(jì)更改,其工作環(huán)境包括來(lái)自MathWorks
  • 關(guān)鍵字: Altera  FPGA  DSP  

基于FPGA的短幀Turbo譯碼器的實(shí)現(xiàn)

  • 基于FPGA的短幀Turbo譯碼器的實(shí)現(xiàn),Turbo碼雖然具有優(yōu)異的譯碼性能,但是由于其譯碼復(fù)雜度高,譯碼延時(shí)大等問(wèn)題,嚴(yán)重制約了Turbo碼在高速通信系統(tǒng)中的應(yīng)用。因此,如何設(shè)計(jì)一個(gè)簡(jiǎn)單有效的譯碼器是目前Turbo碼實(shí)用化研究的重點(diǎn)。本文主要介紹了短幀Tur
  • 關(guān)鍵字: 實(shí)現(xiàn)  Turbo  FPGA  基于  

基于CPLD的DSP人機(jī)接口模塊的設(shè)計(jì)

  • 基于CPLD的DSP人機(jī)接口模塊的設(shè)計(jì),CPLD(Complex programmable Logic Device,復(fù)雜可編程邏輯器件)是在傳統(tǒng)的PAL、GAL基礎(chǔ)上發(fā)展而來(lái)的,具有多種工作方式和高集成、高速、高可靠性等明顯的特點(diǎn)。在超高速領(lǐng)域和實(shí)時(shí)測(cè)控方面有非常廣泛的應(yīng)用,日前的C
  • 關(guān)鍵字: 模塊  設(shè)計(jì)  接口  人機(jī)  CPLD  DSP  基于  
共9896條 249/660 |‹ « 247 248 249 250 251 252 253 254 255 256 » ›|

dsp+fpga介紹

您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473