dsp+fpga 文章 進入dsp+fpga技術社區(qū)
FPGA研發(fā)之道(6)架構設計漫談(一)流驅動和調用式
- 勿用諱言,現(xiàn)在國內(nèi)FPGA開發(fā)還處于小作坊的開發(fā)階段,一般都是三、四個人,七八臺機器.小作坊如何也能做出大成果。這是每個FPGA工程師都要面臨的問題。架構設計是面臨的第一關。經(jīng)常有這樣的項目,需求分析,架構設計匆匆忙忙,號稱一兩個月開發(fā)完畢,實際上維護項目就花了一年半時間。主要包括幾個問題,一,性能不滿足需求。二,設計頻繁變更。三,系統(tǒng)不穩(wěn)定,調試問題不收斂。 磨刀不誤砍柴工,F(xiàn)PGA設計的需求分析是整個設計第一步。如何將系統(tǒng)的功能需求,轉換成FPGA的設計需求,是FPGA架構設計的首要問題。首
- 關鍵字: FPGA 架構設計 SOPC
基于DDS的頻譜分析儀設計
- 1 引言 直接數(shù)字頻率合成(DDS)是近幾年一種新型的頻率合成法,其具有頻率切換速度快,頻率分辨率高,以及便于集成等優(yōu)點。在此,設計了基于DDS的頻譜分析儀,該頻譜分析儀依據(jù)外差原理,被測信號與本征頻率混頻,實現(xiàn)信號的頻譜分析。 2 系統(tǒng)設計 圖1給出系統(tǒng)設計框圖,主要由本機振蕩電路、混頻電路、放大檢波電路、頻譜輸出顯示電路等組成。通過單片機和現(xiàn)場可編程門陣列(FPGA)共同控制AD985l,以產(chǎn)生正弦掃頻輸出信號,然后經(jīng)濾波、程控放大得到穩(wěn)定輸出,與經(jīng)放大處理的被測信號混頻,再經(jīng)放
- 關鍵字: DDS FPGA AD985l
基于FPGA的簡易頻譜分析儀
- 1 引言 目前,由于頻譜分析儀價格昂貴,高等院校只是少數(shù)實驗室配有頻譜儀。但電子信息類教學,如果沒有頻譜儀輔助觀察,學生只能從書本中抽象理解信號特征,嚴重影響教學實驗效果。 針對這種現(xiàn)狀提出一種基于FPGA的簡易頻譜分析儀設計方案,其優(yōu)點是成本低,性能指標滿足教學實驗所要求的檢測信號范圍。 2 設計方案 圖1為系統(tǒng)設計總體框圖。該系統(tǒng)采用C8051系列單片機中的 C8051F121作為控制器,CvcloneⅢ系列EP3C40F484C8型FPGA為數(shù)字信號算法處理單元。系統(tǒng)設計
- 關鍵字: FPGA 頻譜分析儀 AD603
基于NIOS II的頻譜分析儀的設計與研制
- 頻譜分析儀是微電子測量領域中最基礎、最重要的測量儀器之一,是從事各種電子產(chǎn)品研發(fā)、生產(chǎn)、檢驗的重要工具。高分辨率、寬頻帶數(shù)字頻譜分析的方法和實現(xiàn)一直是該領域的研究熱點[1]。現(xiàn)代頻譜分析儀是基于現(xiàn)代數(shù)字信號處理理論的頻譜分析儀,信號經(jīng)過前置預處理、抗混疊濾波、A/D變換、數(shù)字頻譜分析等環(huán)節(jié)而得到信號中的頻率分量, 達到與傳統(tǒng)頻譜分析儀同樣的結果。 本設計完全利用FPGA實現(xiàn)FFT,在FPGA上實現(xiàn)整個系統(tǒng)構建。其中CPU選用Altera公司的Nios II軟核處理器進行開發(fā), 硬件平臺關鍵模塊使
- 關鍵字: NIOS II 頻譜分析儀 FPGA
Imagination 將舉辦高峰論壇,展示最新 64 位處理器
- Imagination Technologies 將于 2014 年 11 月 12 日(深圳)、11 月 14 日(上海)舉辦 Imagination 高峰論壇,針對網(wǎng)絡通信、視頻、圖形、顯示、數(shù)字信號處理(DSP)、嵌入式系統(tǒng)、系統(tǒng)級芯片(SoC)等尖端技術,邀請合作伙伴和各界專家就技術應用市場的發(fā)展發(fā)表專題演講。此高峰論壇為免費活動,歡迎 SoC 硬件或軟件設計和管理人員以及感興趣人士在線報名。 Imagination 將在高峰論壇發(fā)表最新 64 位處理器,推出設計最新穎的解決方案,展示
- 關鍵字: Imagination DSP SoC
基于SPWM控制全數(shù)字單相變頻器的設計及實現(xiàn)
- 本文介紹了基于DSPTMS320LF2407A并使用SPWM控制技術的全數(shù)字單相變頻器的設計及實現(xiàn)方法,最后給出了實驗波形。 常見的AC/DC/AC變頻器,是對輸出部分進行變頻、變壓調節(jié),而且在多種逆變控制技術中,應用最廣泛的一種逆變控制技術是正弦脈寬調制(SPWM)技術。在變頻調速系統(tǒng)中,應用DSP作為控制芯片以實現(xiàn)數(shù)字化控制,它既提高了系統(tǒng)可靠性,又使系統(tǒng)的控制精度高、實時性強、硬件簡單、軟件編程容易,是變頻調速系統(tǒng)中最有發(fā)展前景的研究方向之一。 TMS320LF2407A芯片簡介
- 關鍵字: SPWM 變頻器 DSP
一款基于DSP的三相SPWM變頻電源電路的設計
- 引言 變頻電源作為電源系統(tǒng)的重要組成部分,其性能的優(yōu)劣直接關系到整個系統(tǒng)的安全和可靠性指標?,F(xiàn)代變頻電源以低功耗、高效率、電路簡潔等顯著優(yōu)點而備受青睞。變頻電源的整個電路由交流-直流-交流-濾波等部分構成,輸出電壓和電流波形均為純正的正弦波,且頻率和幅度在一定范圍內(nèi)可調。 本文實現(xiàn)了基于TMS320F28335的變頻電源數(shù)字控制系統(tǒng)的設計,通過有效利用TMS320F28335豐富的片上硬件資源,實現(xiàn)了SPWM的不規(guī)則采樣,并采用PID算法使系統(tǒng)產(chǎn)生高品質的正弦波,具有運算速度快、精度高、靈
- 關鍵字: DSP SPWM PID
基于FPGA的SPWM變頻系統(tǒng)設計與實現(xiàn)
- 由于脈寬調制技術是通過調整輸出脈沖的頻率及占空比來實現(xiàn)輸出電壓的變壓變頻效果,所以在電機調速、逆變器等眾多領域得到了日益廣泛的應用。 而電磁法作為一種地球物理探測的有效方法,已經(jīng)廣泛地應用于礦藏勘探、地質災害預測等領域。電磁法儀一般包括發(fā)射機和接收機兩大部分?,F(xiàn)階段,電磁法儀器的發(fā)射機部分一般直接采用等寬PWM技術,其電流諧波畸變率較大,電壓利用率不高,效率很低。 本文利用FPGA技術,根據(jù)SPWM自然采樣法原理,設計了應用于電磁法儀的發(fā)射機的SPWM系統(tǒng)。該系統(tǒng)應用到現(xiàn)有的電磁法儀器中,
- 關鍵字: FPGA SPWM Matlab
基于Verilog HDL的SPWM全數(shù)字算法的FPGA實現(xiàn)
- 隨著信號處理技術及集成電路制造工藝的不斷發(fā)展,全數(shù)字化SPWM(正弦脈寬調制)算法在調速領域越來越受到青睞。實現(xiàn)SPWM控制算法的方法很多,其中模擬比較法因電路復雜、且不易與數(shù)字系統(tǒng)連接而很少采用;傳統(tǒng)的微處理器因不能滿足電機控制所要求的較高采樣頻率(≥1 kHz)而逐漸被高性能的DSP硬件系統(tǒng)所取代,但該系統(tǒng)成本高、設計復雜。與傳統(tǒng)方法相比,在現(xiàn)場可編程邏輯器件FPGA上產(chǎn)生一種新的SPWM控制算法,具有成本低、研發(fā)周期短、執(zhí)行速度高、可擴展能力強等優(yōu)點。該技術進一步推動了變頻調速技術的發(fā)展。
- 關鍵字: Verilog HDL SPWM FPGA
基于DSP的三相SPWM變頻電源的設計
- 引言 變頻電源作為電源系統(tǒng)的重要組成部分,其性能的優(yōu)劣直接關系到整個系統(tǒng)的安全和可靠性指標?,F(xiàn)代變頻電源以低功耗、高效率、電路簡潔等顯著優(yōu)點而備受青睞。變頻電源的整個電路由交流-直流-交流-濾波等部分構成,輸出電壓和電流波形均為純正的正弦波,且頻率和幅度在一定范圍內(nèi)可調。 本文實現(xiàn)了基于TMS320F28335的變頻電源數(shù)字控制系統(tǒng)的設計,通過有效利用TMS320F28335豐富的片上硬件資源,實現(xiàn)了SPWM的不規(guī)則采樣,并采用PID算法使系統(tǒng)產(chǎn)生高品質的正弦波,具有運算速度快、精度高、靈
- 關鍵字: DSP SPWM PID
基于DSP的SPWM變頻電源數(shù)字控制
- 0 引言 數(shù)字信號處理器(DSP)已廣泛應用在高頻開關電源的控制,采取DSP作為變頻電源的控制核心,可以用最少的軟硬件實現(xiàn)靈活、準確的在線控制。數(shù)字信號處理器TMS320LF2407既有一般DSP芯片的特點,還在片內(nèi)集成了許多外設電路,使其可以很方便地實現(xiàn)變頻電源控制。本文中,控制系統(tǒng)采用了工程應用較多的正弦脈寬凋制技術,該技術具有算法簡單,硬件實現(xiàn)容易,諧波較小等優(yōu)點,可以充分發(fā)揮DSP的高速性、實時性、可靠性等方面的特點,結合相應的軟件,應用一些改進的算法實現(xiàn)了SPWM調制,輸出了質量較好、
- 關鍵字: DSP SPWM ICBT
DSP編程技巧之24---C/C++與匯編語言的交互之-(2)從C/C++代碼調用匯編代碼中的函數(shù)與變量
- 在C/C++與匯編語言混合編程的情況下,一般我們都會選擇C/C++來實現(xiàn)所期待的大部分功能,對于少數(shù)和硬件關聯(lián)度高(例如操作某些CPU寄存器)以及對運算的實時性要求高(例如高速、多點的FFT)的功能才使用匯編來實現(xiàn),這就使得大多數(shù)情況下,C/C++與匯編的交互都是從C/C++代碼調用匯編代碼中的函數(shù)與變量,所以在此我們就來看一下這種調用的規(guī)則。 1.從C/C++中調用匯編代碼中的函數(shù) 如果一個在匯編代碼中定義的函數(shù)需要在C/C++中被調用,那么這個匯編函數(shù)相對于C/C++代碼來說,相當于一
- 關鍵字: DSP 匯編代碼 函數(shù)
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473