dsp+fpga 文章 最新資訊
基于FPGA的數(shù)字視頻轉(zhuǎn)換接口的設計與實現(xiàn)
- 引言 本文從實際應用的角度出發(fā),采用FPGA作為主控芯片,設計了一款數(shù)字視頻接口轉(zhuǎn)換設備,該設備針對于MT9M111這款數(shù)字圖像傳感器產(chǎn)生的ITU-R BT.656格式數(shù)據(jù)進行采集、色彩空間變換、分辨率轉(zhuǎn)換等操作,完成了從ITU-R BT.656格式數(shù)據(jù)到DVI格式數(shù)據(jù)的轉(zhuǎn)換,使得MT9M111數(shù)字圖像傳感器的BT656數(shù)據(jù)格式圖像能夠以1280
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 0710_A 雜志_高校園地 FPGA 數(shù)字視頻 MCU和嵌入式微處理器
Champ-av3主板的開發(fā)和應用
- 引言 Champ-av3是一種功能強大的數(shù)字信號處理板,內(nèi)嵌vxWorks操作系統(tǒng),具有專門的DSP算法庫,運行速度快、實時性好,町以配合多種子卡來適應不同的接口要求,十分適用于雷達、聲納、人工智能等應用場合。 Champ-av3集成了4片Motorola公司的MPC7447/A處理芯片,每片處理器各自擁有256 MB的SDRAM存儲空間。4片處理器通過MV64360橋
- 關(guān)鍵字: Champ-av3 數(shù)字信號處理板 DSP 嵌入式系統(tǒng) 嵌入式
DSP與普通MCU的區(qū)別
- 考慮一個數(shù)字信號處理的實例,比如有限沖擊響應濾波器(FIR)。用數(shù)學語言來說,F(xiàn)IR濾波器是做一系列的點積。取一個輸入量和一個序數(shù)向量,在系數(shù)和輸入樣本的滑動窗口間作乘法,然后將所有的乘積加起來,形成一個輸出樣本。 類似的運算在數(shù)字信號處理過程中大量地重復發(fā)生,使得為此設計的器件必須提供專門的支持,促成了了DSP器件與通用處理器(GPP)的分流: 1 對密集的乘法運算的支持 GPP不是設計來做密集乘法任務的,即
- 關(guān)鍵字: DSP MCU 嵌入式系統(tǒng)
IDT 推出高性能、低功耗串行 RapidIO交換器
- IDT™; 公司(Integrated Device Technology, Inc)宣布,推出新的可滿足采用 DSP、FPGA 或處理器等嵌入式應用互連需求的器件系列——中央包交換器(central packet switches,CPS)。該 CPS 解決方案采用自主第三代 IDT SERDES 和串行 RapidIO® 核心交換技術(shù),能夠以極具競爭力的價格為客戶提供更加卓越的靈活性、可擴展性、性能和功耗。這些最先進的交換器可為幾乎任何數(shù)字媒體元件與任何其他元件之間的連接提供顯
- 關(guān)鍵字: 模擬技術(shù) 電源技術(shù) IDT 交換器 DSP MCU和嵌入式微處理器
單片機、DSP、PLD/EDA的介紹、比較和分析
- 引言 信息技術(shù)正在快速發(fā)展,其應用已經(jīng)深入到各個領(lǐng)域各個方面。如今越來越多的電子產(chǎn)品向著智能化、微型化、低功耗方向發(fā)展,其中有的產(chǎn)品還需要實時控制和信號處理。電子系統(tǒng)的復雜性在不斷增加,它迫切要求電子設計技術(shù)也有相應的變革和飛躍。使用純SSI 數(shù)字電路設計系統(tǒng)工作量大, 靈活性低, 而且系統(tǒng)可靠性差。廣泛使用單片機(MCU) 設計系統(tǒng)克服了純SSI 數(shù)字電路系統(tǒng)許多不可逾越的困難,是一個具有里程碑意義的
- 關(guān)鍵字: 單片機 DSP PLD EDA 嵌入式
基于FPGA設計安全的汽車通信網(wǎng)絡
- 汽車工業(yè)正在經(jīng)歷一場無線技術(shù)革命,但安全威脅不解決,則可能削弱這塊新興的市場。由于高速網(wǎng)絡連接正設法進入汽車領(lǐng)域,設計師面臨新通信標準實施的挑戰(zhàn)。許多已經(jīng)習慣于漫長開發(fā)周期的設計師, 現(xiàn)在則在為迅速給新型車輛配備用戶需求的電子設備而進行競爭。 為調(diào)整上市時間并駕馭出現(xiàn)的多個標準,設計師正轉(zhuǎn)向采用FPGA(現(xiàn)場可編程門陣列)。遺憾的是,由于汽車工業(yè)匆忙采用下一代基于fpga的汽車遠程信息系統(tǒng),幾乎沒有設計師能夠充分明白他們選
- 關(guān)鍵字: FPGA 汽車電子 通信 汽車網(wǎng)絡系統(tǒng)
Altera面向低成本FPGA收發(fā)器設計發(fā)售Arria GX開發(fā)套件
- Altera宣布開始提供Arria™ GX FPGA系列的第一款開發(fā)套件,該系列是帶有收發(fā)器的無風險、低成本FPGA。Arria GX開發(fā)套件為PCI Express (PCIe)、Serial RapidIO® (SRIO)和千兆以太網(wǎng)(Gbe)等高速串行接口設計提供了可靠的開發(fā)和測試環(huán)境。套件幫助系統(tǒng)設計人員降低了成本,節(jié)省了設計時間。系統(tǒng)設計人員可以利用該套件作為自己設計的起點。 Arria GX開發(fā)套件面向PCIe x1和x4、SRIO以及千兆以太網(wǎng)設計。它包括PCI
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 Altera FPGA 收發(fā)器 MCU和嵌入式微處理器
Enea針對DSP集群推出dSPEED Platform
- 網(wǎng)絡軟件和服務供應商Enea(NordicExchange/SmallCap/ENEA)日前宣布正式推出第一個為管理數(shù)字信號處理器(DigitalSignalProcessors,DSP)集群而設計的高可用性商用平臺dSPEEDPlatform。 對于實現(xiàn)消費者所需要的計算密集型應用和服務來說,高性能的數(shù)字信號處理十分關(guān)鍵。從基帶處理、無線基站,到高級媒體網(wǎng)關(guān)——設計者在各種網(wǎng)絡設備類別的設計中越來越依賴于使用DSP集群,因為它可以實現(xiàn)一種性能至上的可擴展架構(gòu),這在以FPGA或ASIC為中心的設
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 Enea DSP MCU和嵌入式微處理器
DSP核供應商靈活應對潛力應用
- 進一步提升低功耗技術(shù) 音視潮公司針對數(shù)字信號處理(DSP)應用提供可配置IP解決方案。提供的產(chǎn)品包括面向特殊應用而進行優(yōu)化配置的高性能核,以及工程師們可在復雜的SoC上對音視潮的IP快速地進行驗證及自定義設置的工具組件。一套完整的解決方案包含了一些必需的接口和外圍設備,以實現(xiàn)將高性能、低功耗的DSP成功嵌入終端產(chǎn)品中。 音視潮公司可以提供三個系列的預構(gòu)型解決方案或平臺:一是面向通用DSP的Jazz DSP解決方案;二是主要面向VoIP應用的Jazz Voice解決方案;三是面向音頻、視頻及
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 數(shù)字信號處理 DSP IP MCU和嵌入式微處理器
TI高層揭示中國DSP應用熱點 誓促中國創(chuàng)新
- 近日,德州儀器 (TI) DSP 系統(tǒng)產(chǎn)品部全球副總裁 Niels Anderskouv 在訪問北京期間表示對中國來說,這是一個充滿無限可能的時代。視頻、無線基礎(chǔ)設施、醫(yī)療、綠色科技將在中國成為具有極大潛力的DSP應用市場。其中,視頻安全領(lǐng)域在中國已開始加快增速。創(chuàng)新將使中國在未來全球電子領(lǐng)域扮演更為重要的角色, 而TI DSP 技術(shù)無疑將快速推動上述應用領(lǐng)域的創(chuàng)新。 根據(jù)iSuppli 今年 7 月發(fā)布的報告顯示,中國 DSP 市場將繼續(xù)以每年 10% 的速度增長,TI 認為視頻、無線基礎(chǔ)局端
- 關(guān)鍵字: 消費電子 德州儀器 DSP 芯片 嵌入式系統(tǒng) 單片機 MCU和嵌入式微處理器
應用SoPC Builder開發(fā)電子系統(tǒng)
- 摘 要:本文從系統(tǒng)總線設計、用戶自定義指令和FPGA協(xié)處理器的應用這三個方面詳細介紹了如何應用SoPC設計思想和SoPC Builder工具來開發(fā)電子系統(tǒng)。通過應用SoPC Builder開發(fā)工具,設計者可以擺脫傳統(tǒng)的、易于出錯的軟硬件設計細節(jié),從而達到加快項目開發(fā)、縮短開發(fā)周期、節(jié)約開發(fā)成本的目的。 關(guān)鍵詞:SoPC;SoPC Builder;FPGA 引言 隨著技術(shù)的進一步發(fā)展,SoC設計面臨著一些諸如如何進行軟硬件協(xié)同設計,如何縮短電子產(chǎn)品開發(fā)周
- 關(guān)鍵字: SoPC Builder FPGA 軟硬件設計 系統(tǒng)總線 其他IC 制程
基于狀態(tài)機的語音電子密碼鎖設計
- 引 言 隨著電子技術(shù)的發(fā)展,具有防盜報警、語音提示等功能的電子密碼鎖代替密碼量少、安全性差的機械式密碼鎖已是必然趨勢。目前大部分密碼鎖采用單片機進行設計,電路較復雜,性能不夠靈活。本文采用先進的EDA(電子設計自動化)技術(shù),利用QuartusⅡ工作平臺和VHDL(超高速集成電路硬件描述語言),設計了一種新型的電子密碼鎖。該密碼鎖具有密碼預置、修改、語音提示和3次輸入錯誤則系統(tǒng)進入定時鎖定并報警等功能,用FPGA(現(xiàn)場可編程門陣列)芯片和語音芯片ISD2560實現(xiàn)。由于充分利用了FPGA芯片密度大
- 關(guān)鍵字: 工業(yè)控制 FPGA 電子密碼鎖 VHDL 遙控技術(shù)
高速DSP與PC實現(xiàn)串口通信的方法
- 數(shù)字信號處理器(Digital Signal Processor,DSP)在圖形圖像處理、高精度測量控制、高性能儀器儀表等眾多領(lǐng)域得到越來越廣泛的應用,實際運用中,通常須將DSP采集處理后的數(shù)據(jù)傳送到PC機,然后進行存儲和處理。 T1公司的TMS320VC33微處理器具有性價比高,同時,該芯片的I/O電平、字長、運行速度、串口功能具有大多數(shù)DSP的共同特點。本文針對TMS320VC33與PC RS-232的通訊,分析三種具體的接口電路和軟件設計方法,實現(xiàn)高速DSP與低速設備的通訊:①通過TMS3
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 數(shù)字信號處理器 DSP MCU和嵌入式微處理器
Altera面向低成本FPGA收發(fā)器設計發(fā)售Arria GX開發(fā)套件
- Altera宣布開始提供Arria™ GX FPGA系列的第一款開發(fā)套件,該系列是唯一帶有收發(fā)器的無風險、低成本FPGA。Arria GX開發(fā)套件為PCI Express (PCIe)、Serial RapidIO® (SRIO)和千兆以太網(wǎng)(Gbe)等高速串行接口設計提供了可靠的開發(fā)和測試環(huán)境。套件幫助系統(tǒng)設計人員大大降低了成本,節(jié)省了設計時間。系統(tǒng)設計人員可以利用該套件作為自己設計的起點。 Arria GX開發(fā)套件面向PCIe x1和x4、SRIO以及千兆以太網(wǎng)設計。它包
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 Altera FPGA MCU和嵌入式微處理器
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
