嵌入式DSP訪問片外SDRAM的低功耗設計研究,DSP有限的片內存儲器容量往往使得設計人員感到捉襟見肘,特別是在數(shù)字圖像處理、語音處理等應用場合,需要有高速大容量存儲空間的強力支持。因此,需要外接存儲器來擴展DSP的存儲空間。在基于DSP的嵌入式應用中,存儲
關鍵字:
設計 研究 功耗 SDRAM DSP 訪問 嵌入式
在DSP應用系統(tǒng)中,需要大量外擴存儲器的情況經(jīng)常遇到。例如,在數(shù)碼相機和攝像機中,為了將現(xiàn)場拍攝的諸多圖...
關鍵字:
FPGA TMS320C54K SDRAM
PDMA在測試SDRAM控制器中的應用,我們設計了一個PDMA(Programmable Direct Mem o ry Access)用于測試SDRAM控制器的性能。在SoC中,SDRAM控制器往往跟多個IP模塊(圖形處理單元,音頻處理單元等)交換數(shù)據(jù),采用多個PDMA通道同時訪問Memory可以真實
關鍵字:
應用 控制器 SDRAM 測試 PDMA
CMOS邏輯系統(tǒng)的功耗主要與時鐘頻率、系統(tǒng)內各柵極的輸入電容以及電源電壓有關。器件形體尺寸減小后,電源...
關鍵字:
電源設計 DDR 內存電源
CMOS 邏輯系統(tǒng)的功耗主要與時鐘頻率、系統(tǒng)內各柵極的輸入電容以及電源電壓有關。器件形體尺寸減小后,電源電壓也隨之降低,從而在柵極層大大降低功耗。這種低電壓器件擁有更低的功耗和更高的運行速度,允許系統(tǒng)時鐘頻
關鍵字:
電源 內存 設計 DDR
基于VHDL的SDRAM接口設計,RAM通常用于數(shù)據(jù)和程序的緩存,隨著半導體工業(yè)的發(fā)展,RAM獲得了飛速的發(fā)展,從RAM、DRAM(Dynamic RAM,即動態(tài)RAM)發(fā)展到SDRAM(Synchronous Dynamic RAM,即同步動態(tài)RAM),RAM的容量越來越大、速度越來越高,可以說存
關鍵字:
設計 接口 SDRAM VHDL 基于
DDR存儲器的發(fā)展歷程 由于幾乎在所有要求快速處理大量數(shù)據(jù)(可能是計算機、服務器或游戲系統(tǒng))的應用中都要求 ...
關鍵字:
DDR 電源
目前廣泛使用的計算機內存芯片是DDR(雙倍數(shù)據(jù)率同步動態(tài)隨機存儲器)[1]。它的最新品種DDR3單片容量已經(jīng)可以...
關鍵字:
DDR 測試
使用Xilinx公司的Spartan-6 FPGA系列芯片所提供的MCB,在生成控制模塊時設置不同參數(shù),可以輕而易舉的實現(xiàn)對不同型號的DDR存儲芯片的測試,數(shù)據(jù)率可高達800Mb/s以上。由于時間利用率比使用計算機主板測試DDR芯片高得多,所以可以極大地節(jié)約測試時間。
關鍵字:
Xilinx FPGA DDR 201109
隨著系統(tǒng)復雜度的提高,SDRAM的運行速度也越來越快,對PCB布線帶來了影響,僅僅使用一些經(jīng)驗法則來設計SDRAM走線并不能完全保證系統(tǒng)的穩(wěn)定。不同的芯片有不同的時序要求,對走線的要求也是有差別,需要從理論上分析SDRAM時序和PCB走線長度之間的關系。
關鍵字:
SDRAM PCB 201109
DSP有限的片內存儲器容量往往使得設計人員感到捉襟見肘,特別是在數(shù)字圖像處理、語音處理等應用場合,需要有高...
關鍵字:
SDRAM 低功耗
摘要:為了滿足高速圖像處理系統(tǒng)中需要高接口帶寬和大容量存儲的目的,采用了FPGA外接DDR2-SDRAM的設計方法,提出一種基于VHDL語言的DDR2-SDRAM控制器的方案,針對高速圖像處理系統(tǒng)中的具體情況,在Xilinx的ML506開發(fā)
關鍵字:
接口 設計 DDR2-SDRAM 理系 圖像 處理 高速
爾必達存儲器宣布,開始樣品供貨采用TSV(Through Silicon Via,硅貫通孔)技術積層4個2Gbit DDR3 SDRAM芯片和1個接口芯片的單封裝DDR3 SDRAM。爾必達表示采用TSV技術實現(xiàn)32bit的輸入輸出“在全球尚屬首次”。據(jù)爾必達介紹,與采用引線鍵合(Wire Bonding)技術的現(xiàn)有SO-DIMM(Small-Outline Dual Inline Memory Module)相比,新產(chǎn)品可以大幅削減耗電量和封裝體積,因此有助于平板終端和超薄型筆記本電腦(PC)等節(jié)省
關鍵字:
爾必達 SDRAM
基于DDR NAND閃存的高性能嵌入式接口設計,摘要:介紹了一種最新DDR NAND閃存技術,它突破了傳統(tǒng)NAND Flash 50 MHz的讀寫頻率限制,提供更好的讀寫速度,以適應高清播放和高清監(jiān)控等高存儲要求的應用。分析該新型閃存軟硬件接口的設計方法。 關鍵詞:DDR NAN
關鍵字:
嵌入式 接口 設計 高性能 閃存 DDR NAND 基于
在數(shù)據(jù)處理中為了更好地對被測對象進行處理和分析,研究人員們把重點更多的放在高速、高精度、高存儲深度的數(shù)據(jù)采集系統(tǒng)的研究上 由于A/D芯片及高性能的FPGA的出現(xiàn),已經(jīng)可以實現(xiàn)高速高精度的數(shù)據(jù)處理,則
關鍵字:
SDRAM DDR 高速數(shù)據(jù) 采集系統(tǒng)
ddr-sdram介紹
您好,目前還沒有人創(chuàng)建詞條ddr-sdram!
歡迎您創(chuàng)建該詞條,闡述對ddr-sdram的理解,并與今后在此搜索ddr-sdram的朋友們分享。
創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473