首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> cpld/fpga

cpld/fpga 文章 最新資訊

基于ARM與FPGA的可重構(gòu)設(shè)計(jì)

  • 可重構(gòu)技術(shù)是指利用可重用的軟硬件資源,根據(jù)不同的應(yīng)用需求,靈活地改變自身體系結(jié)構(gòu)的設(shè)計(jì)方法。常規(guī)SRAM工藝的FPGA都可以實(shí)現(xiàn)重構(gòu),利用硬件復(fù)用原理,本文設(shè)計(jì)的可重構(gòu)控制器采用ARM核微控制器作為主控制器,以F
  • 關(guān)鍵字: FPGA  ARM  可重構(gòu)設(shè)計(jì)    

Altera繼推出其28nm系列后 續(xù)發(fā)售Arria V FPGA

  •   Altera公司(NASDAQ: ALTR)宣布,開始發(fā)售其28-nm Arria V FPGA。Arria V器件是目前市場(chǎng)上支持10.3125-Gbps收發(fā)器技術(shù)、功耗最低的中端FPGA。利用該系列的創(chuàng)新特性,在無線、廣播等市場(chǎng)上,設(shè)計(jì)人員可以定制滿足下一代系統(tǒng)的低功耗、寬帶和低成本需求。Arria V器件是公司于2011年上半年發(fā)售Stratix? V系列產(chǎn)品之后發(fā)售的另一28-nm系列產(chǎn)品,表明了Altera承諾交付滿足用戶各類設(shè)計(jì)需求的器件。   Arria V系列采用T
  • 關(guān)鍵字: Altera  FPGA  

Altera續(xù)發(fā)售Arria V FPGA

  • Altera公司今天宣布,開始發(fā)售其28-nm Arria V FPGA。Arria V器件是目前市場(chǎng)上支持10.3125-Gbps收發(fā)器技術(shù)、功耗最低的中端FPGA。利用該系列的創(chuàng)新特性,在無線、廣播等市場(chǎng)上,設(shè)計(jì)人員可以定制滿足下一代系統(tǒng)的低功耗、寬帶和低成本需求。Arria V器件是公司于2011年上半年發(fā)售Stratix V系列產(chǎn)品之后發(fā)售的另一28-nm系列產(chǎn)品,表明了Altera承諾交付滿足用戶各類設(shè)計(jì)需求的器件。
  • 關(guān)鍵字: Altera  FPGA  Stratix V  

51單片機(jī)+CPLD讓系統(tǒng)更高效

  •   一、引言  隨著數(shù)字電子技術(shù)的發(fā)展,一種新的器件正在被廣泛應(yīng)用,那就是CPLD(ComplexProgrammable Logi ...
  • 關(guān)鍵字: 51單片機(jī)  CPLD  

CPLD初學(xué)者入門知識(shí)

  • CPLD按英語說是復(fù)雜可編程邏輯器件,對(duì)于一個(gè)硬件工程師來說,能應(yīng)用cpld技術(shù)是一個(gè)十分強(qiáng)大的能力。它的應(yīng)用可在根本上解決許多數(shù)字電路設(shè)計(jì)的問題,能大幅度改變?cè)O(shè)計(jì)思想,大幅度提高工作效率,甚至可以把以前的數(shù)
  • 關(guān)鍵字: CPLD  初學(xué)者  入門知識(shí)    

新的LatticeECP4系列重新定義低成本、低功耗FPGA

  • 2011年11月29日消息, 萊迪思半導(dǎo)體公司(NASDAQ: LSCC)今天用宣布推出下一代LatticeECP4?FPGA系列,由其重新定義了低成本,低功耗的中檔FPGA市場(chǎng),具有6 Gbps的SERDES采用低成本wire-bond封裝,功能強(qiáng)大的DSP塊和具有基于硬IP的通信引擎,適用于成本和功耗敏感的無線、有線、視頻,和計(jì)算市場(chǎng)。 LatticeECP4 FPGA系列以屢獲殊榮的LatticeECP3?系列為基礎(chǔ),為主流客戶提供高級(jí)功能,同時(shí)保持業(yè)界領(lǐng)先的低功耗和低成本。對(duì)于為各種應(yīng)用開發(fā)主流平
  • 關(guān)鍵字: Lattice  FPGA  ECP4  

提高FPGA設(shè)計(jì)效能的方案

  • 隨著FPGA密度的增加,系統(tǒng)設(shè)計(jì)人員能夠開發(fā)規(guī)模更大、更復(fù)雜的設(shè)計(jì),從而將密度優(yōu)勢(shì)發(fā)揮到最大。這些大規(guī)模設(shè)計(jì)...
  • 關(guān)鍵字: 漸進(jìn)式  FPGA  物理綜合工具  

提高FPGA設(shè)計(jì)效能的方法

  • 提高FPGA設(shè)計(jì)效能的方法,隨著FPGA密度的增加,系統(tǒng)設(shè)計(jì)人員能夠開發(fā)規(guī)模更大、更復(fù)雜的設(shè)計(jì),從而將密度優(yōu)勢(shì)發(fā)揮到最大。這些大規(guī)模設(shè)計(jì)基于這樣的設(shè)計(jì)需求——需要在無線通道卡或者線路卡等現(xiàn)有應(yīng)用中加入新功能,或者通過把兩種
  • 關(guān)鍵字: 方法  效能  設(shè)計(jì)  FPGA  提高  

基于一種通用SPI總線接口的FPGA設(shè)計(jì)與實(shí)現(xiàn)

  • 一、引言SPI串行通信接口是一種常用的標(biāo)準(zhǔn)接口,由于其使用簡(jiǎn)單方便且節(jié)省系統(tǒng)資源,很多芯片都支持該...
  • 關(guān)鍵字: SPI總線接口  FPGA  

使用電池的CPLD自供電系統(tǒng)

  • 有一種常見的工業(yè)和消費(fèi)應(yīng)用,即按一個(gè)長(zhǎng)間隔(如每分鐘一次)對(duì)環(huán)境條件,如GPS(全球定位系統(tǒng))位置、電壓、溫度...
  • 關(guān)鍵字: 電池  CPLD  自供電系統(tǒng)  

基于FPGA全彩LED顯示屏的掃描控制器設(shè)計(jì)

  • 1 、引言  作為大型平板顯示設(shè)備的一種,LED顯示屏以其使用壽命長(zhǎng)、維護(hù)費(fèi)用低、功耗低等特點(diǎn)在顯示領(lǐng)域占有重要的位置。特別在近年,帶有紅、綠、藍(lán)三基色以及灰度顯示效果的全彩LED 顯示屏,以其豐富多彩的顯示效
  • 關(guān)鍵字: FPGA  LED  顯示屏  掃描控制器    

基于FPGA的高動(dòng)態(tài)范圍圖像信號(hào)處理設(shè)計(jì)方案

  • 視頻圖像信號(hào)處理(ISP)從模擬信號(hào)時(shí)代發(fā)展而來,已經(jīng)經(jīng)歷了很長(zhǎng)一段時(shí)期。今天,數(shù)字信號(hào)處理實(shí)現(xiàn)了可以在位級(jí)進(jìn)行圖像數(shù)據(jù)處理,為圖像質(zhì)量提供了前所未有的控制。數(shù)字信號(hào)處理顯然不等同于數(shù)字信號(hào)處理器或DSP.雖
  • 關(guān)鍵字: FPGA  動(dòng)態(tài)范圍  圖像  設(shè)計(jì)方案    

基于SPI復(fù)用配置的FPGA編程方法

  • 基于SPI復(fù)用配置的FPGA編程方法,1.2 SPI Flash存儲(chǔ)器的復(fù)用
    復(fù)用SPI Flash是指既用它來保存硬件配置文件、Bootloader引導(dǎo)程序還用來保存用戶應(yīng)用程序。在加載階段,F(xiàn)PGA自動(dòng)從SPI Flash中讀取硬件配置bit文件及Bootloader程序進(jìn)行配置到片內(nèi)B
  • 關(guān)鍵字: 編程  方法  FPGA  配置  SPI  復(fù)用  基于  

基于ARM+FPGA的食用花生油質(zhì)量快速 檢測(cè)儀的設(shè)計(jì)

  • 基于ARM+FPGA的食用花生油質(zhì)量快速 檢測(cè)儀的設(shè)計(jì),采用ARM+FPGA結(jié)構(gòu)給出一種高性能的便攜式食用花生油質(zhì)量快速分析儀的設(shè)計(jì)。將可編程片上系統(tǒng)應(yīng)用到儀器開發(fā)中,簡(jiǎn)化系統(tǒng)硬件電路,提高系統(tǒng)設(shè)計(jì)靈活性。充分利用ARM芯片的高效控制功能結(jié)合FPGA靈活的多硬件接口模擬特性,便于攜帶,適合現(xiàn)場(chǎng)免化學(xué)試劑快速檢測(cè)。
  • 關(guān)鍵字: 快速  檢測(cè)儀  設(shè)計(jì)  質(zhì)量  花生油  ARM  FPGA  食用  基于  

采用CPLD的多次重觸發(fā)存儲(chǔ)測(cè)試系統(tǒng)解決方案

  • 采用CPLD的多次重觸發(fā)存儲(chǔ)測(cè)試系統(tǒng)解決方案概述:提出一種基于CPLD的多次重觸發(fā)存儲(chǔ)測(cè)試系統(tǒng)設(shè)計(jì)方案,詳細(xì)介 ...
  • 關(guān)鍵字: CPLD  觸發(fā)存儲(chǔ)  測(cè)試  
共7034條 273/469 |‹ « 271 272 273 274 275 276 277 278 279 280 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473