首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> cordic

基于CORDIC算法的中頻多路控守系統(tǒng)設(shè)計(jì)

  • 針對(duì)無(wú)線接收技術(shù)向著大帶寬、高采樣的方向發(fā)展,軍地的頻譜管理設(shè)備已經(jīng)不能滿足日常的訓(xùn)練和執(zhí)法需求,本文提出了一種基于CORDIC算法的中頻多路控守系統(tǒng)設(shè)計(jì)方法,直接采集超外差接收機(jī)的中頻輸出信號(hào),從而實(shí)現(xiàn)多達(dá)32路或者64路的窄帶信號(hào)提取、存儲(chǔ)、分析、回放等。作為事后分析取證等,彌補(bǔ)當(dāng)前設(shè)備的不足。文中介紹了CORDIC的基本原理,核心實(shí)現(xiàn)基于CORDIC算法的nco和子帶變頻器,并在Xilinx平臺(tái)上驗(yàn)證成功。
  • 關(guān)鍵字: CORDIC  軟件無(wú)線電  NCO  數(shù)字下變頻  信號(hào)分析  202301  

基于SDR的FM調(diào)制與解調(diào)器的實(shí)現(xiàn)

  •   張博,李少陽(yáng), 劉宇  (西安郵電大學(xué)電子工程學(xué)院,陜西省 西安市 710121)  摘要:提出了一種基于SDR的FM調(diào)制解調(diào)器的實(shí)現(xiàn)方案,此方案采用ZYNQ平臺(tái)和AD9361射頻收發(fā)芯片搭建。首先介紹ZYNQ+AD9361的SDR硬件平臺(tái)的設(shè)計(jì),其次對(duì)FM調(diào)制解調(diào)的原理分析并結(jié)合MATLAB進(jìn)行算法仿真,最終在ZYNQ平臺(tái)上完成SDR工程設(shè)計(jì)?! £P(guān)鍵詞:FM;AD9361;軟件無(wú)線電;CORDIC;調(diào)制解調(diào)  基金項(xiàng)目:西安市集成電路重大專項(xiàng)(201809174CY3JC16);陜西省教育廳服務(wù)地
  • 關(guān)鍵字: FM  AD9361  軟件無(wú)線電  CORDIC  調(diào)制解調(diào)  201907  

如何實(shí)現(xiàn)FPGA基于CORDIC算法的求平方?

  • 1. CORDIC功能及原理CORDIC是在沒有專用乘法器(最小化門數(shù)量)情況下,一組完成特定功能的算法,包括平方、超越、Log、sin/cos/artan。原理為連續(xù)的旋轉(zhuǎn)
  • 關(guān)鍵字: CORDIC  FPGA  

用CORDIC IP產(chǎn)生SINE波形

  • 用CORDIC IP產(chǎn)生SINE波形-以ISE10.1軟件為例,其集成的CORDIC算法IP為V3.0版本,具體步驟如下:
  • 關(guān)鍵字: CORDIC  IP  SINE  

FPGA基于CORDIC算法的求平方實(shí)現(xiàn)

  • FPGA基于CORDIC算法的求平方實(shí)現(xiàn)-CORDIC是在沒有專用乘法器(最小化門數(shù)量)情況下,一組完成特定功能的算法,包括平方、超越、Log、sin/cos/artan。原理為連續(xù)的旋轉(zhuǎn)一個(gè)較小的角度,以一定精度逼近想要的角度。
  • 關(guān)鍵字: FPGA  CORDIC  

基于流水線CORDIC算法的正交幅度調(diào)制解調(diào)在FPGA上的設(shè)計(jì)實(shí)現(xiàn)

  • 正交幅度調(diào)制技術(shù)(QAM)是一種功率和帶寬相對(duì)高效的信道調(diào)制技術(shù),因此在信道調(diào)制技術(shù)中得到了廣泛的應(yīng)用。它的載波信號(hào)的FPGA實(shí)現(xiàn)一般采用查找表的方法,為了達(dá)到高精度要求,需要耗費(fèi)大量的ROM資源。提出了一種基于流水線CORDIC算法的實(shí)現(xiàn)方案,可有效地節(jié)省FPGA的硬件資源,提高運(yùn)算速度,并根據(jù)DSP開發(fā)工具DSP Builder的優(yōu)點(diǎn),采用VHDL文本與Simulink模型圖相結(jié)合的方法進(jìn)行了設(shè)計(jì)。仿真結(jié)果驗(yàn)證了設(shè)計(jì)的正確性及可行性。
  • 關(guān)鍵字: Simulink  正交幅度調(diào)制  CORDIC  

基于FPGA的短波AM解調(diào)器的設(shè)計(jì)

  • 摘要:調(diào)幅是中短波廣播中一種主要的調(diào)制方式。本文針對(duì)現(xiàn)有的模擬短波AM解調(diào)器的不足,提出了一種基于FPGA的全數(shù)字解調(diào)器。其最大的優(yōu)點(diǎn)是將系統(tǒng)中的模擬電路壓縮到最小。短波信號(hào)在前端經(jīng)過模數(shù)轉(zhuǎn)換器采樣后直接送
  • 關(guān)鍵字: 調(diào)幅  短波解調(diào)  FPGA Cordic  數(shù)字濾波器  

一種CORDIC協(xié)處理器核的設(shè)計(jì)與實(shí)現(xiàn)

  • 一種CORDIC協(xié)處理器核的設(shè)計(jì)與實(shí)現(xiàn), 隨著航天技術(shù)的發(fā)展,航天任務(wù)對(duì)于導(dǎo)航計(jì)算機(jī)的性能要求越來(lái)越高。導(dǎo)航計(jì)算機(jī)除了要對(duì)傳感器數(shù)據(jù)進(jìn)行采集,與控制系統(tǒng)進(jìn)行實(shí)時(shí)通訊,還要能進(jìn)行實(shí)時(shí)的計(jì)算。盡管目前航天任務(wù)中使用的處理器芯片性能越來(lái)越強(qiáng),但大多
  • 關(guān)鍵字: FPGA  IP核  CORDIC  協(xié)處理器  

DBF通道相位校正的工程實(shí)現(xiàn)方法

  •   摘要:數(shù)字波束合成(DBF,Digital Beam Forming)的關(guān)鍵技術(shù)之一是通道相位校正,校正精度直接影響波束合成的效果。文章介紹了波束合成基本原理,給出了一種通道相位校正的工作實(shí)現(xiàn)方法,并對(duì)該方法進(jìn)行了MATLAB仿真,分析其性能。該方法已在硬件中得到實(shí)現(xiàn),具有一定的參考價(jià)值。   引言   DBF技術(shù)是在模擬波束形成原理的基礎(chǔ)上,引入數(shù)字信號(hào)處理方法之后建立的一門雷達(dá)新技術(shù)。DBF可以獲得優(yōu)良的波束性能,可以自適應(yīng)地形成波束實(shí)現(xiàn)空域抗干擾,可以進(jìn)行非線性處理改善角分辨率,還可以同時(shí)形
  • 關(guān)鍵字: DBF  MATLAB  CORDIC  微波  波束合成  201503  

基于CORDIC算法和FPGA的數(shù)字頻率校正的實(shí)現(xiàn)

  • 本文通過對(duì)CORDIC算法的工作原理進(jìn)行分析,給出了基于CORDIC算法和FPGA實(shí)現(xiàn)數(shù)字頻率校正的實(shí)現(xiàn)方案。仿真結(jié)果證明,該方法可以實(shí)現(xiàn)標(biāo)準(zhǔn)的正弦波和余弦波信號(hào),可以直接作為頻偏校正單元來(lái)對(duì)數(shù)字頻率信號(hào)進(jìn)行校正。
  • 關(guān)鍵字: CORDIC  FPGA  算法  數(shù)字頻率    

基于改進(jìn)的CORDIC算法的FFT復(fù)乘及其FPGA實(shí)現(xiàn)

  • 根據(jù)定點(diǎn)FFT中旋轉(zhuǎn)因子所對(duì)應(yīng)的CORDIC旋轉(zhuǎn)方向可預(yù)先求解的特點(diǎn),改進(jìn)了CORDIC算法中旋轉(zhuǎn)方向的計(jì)算方法,在節(jié)約乘法器資源的同時(shí)兼顧了速度與精度的要求,并基于改進(jìn)的CORDIC算法,利用FPGA實(shí)現(xiàn)了這種FFT復(fù)乘模塊。仿真結(jié)果表明該設(shè)計(jì)可行,具有一定的實(shí)際意義和應(yīng)用前景。
  • 關(guān)鍵字: CORDIC  FPGA  FFT  算法    

基于CORDIC 2FSK調(diào)制器的FPGA設(shè)計(jì)

  • 摘要:頻移鍵控(FSK)是用不同頻率的載波來(lái)傳遞數(shù)字信號(hào),并用數(shù)字基帶信號(hào)控制載波信號(hào)的頻率。提出一種基于流...
  • 關(guān)鍵字: CORDIC  FPGA  2FSK調(diào)制器  

基于CORDIC算法2FSK調(diào)制器的FPGA設(shè)計(jì)

  • 摘要:頻移鍵控(FSK)是用不同頻率的載波來(lái)傳遞數(shù)字信號(hào),并用數(shù)字基帶信號(hào)控制載波信號(hào)的頻率。提出一種基于流水線CORDIC算法的2FSK調(diào)制器的FPGA實(shí)現(xiàn)方案,可有效地節(jié)省FPGA的硬件資源,提高運(yùn)算速度。最后,給出該方
  • 關(guān)鍵字: CORDIC  2FSK  FPGA  算法    

基于CORDIC改進(jìn)算法的DDS設(shè)計(jì)

  • 傳統(tǒng)DDS是由美國(guó)學(xué)者Tierney等提出,采用查找表結(jié)構(gòu)實(shí)現(xiàn),很難滿足數(shù)字信號(hào)處理領(lǐng)域中高精度、高分辨率、實(shí)時(shí)...
  • 關(guān)鍵字: CORDIC  DDS  

數(shù)字頻率信號(hào)校正的FPGA實(shí)現(xiàn)

共20條 1/2 1 2 »
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473