首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> asic ip核

asic ip核 文章 最新資訊

Xilinx UltraScale?:為您未來架構而打造的新一代架構

  • Xilinx UltraScale? 架構針對要求最嚴苛的應用,提供了前所未有的ASIC級的系統(tǒng)級集成和容量。
  • 關鍵字: Xilinx  UltraScale  ASIC  存儲器  

Xilinx首個ASIC級UltraScale可編程架構-常見問題

Xilinx首個ASIC級可編程架構20nm All Programmable器件開始投片

  • All Programmable FPGA、SoC和3D IC的全球領先企業(yè)賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX) )日前宣布,延續(xù)28nm工藝一系列行業(yè)創(chuàng)新,在20nm工藝節(jié)點再次推出兩大行業(yè)第一:投片半導體行業(yè)首款20nm器件,也是可編程邏輯器件(PLD)行業(yè)首款20nm All Programmable器件;發(fā)布行業(yè)第一個ASIC級可編程架構UltraScale?。
  • 關鍵字: 賽靈思  ASIC  UltraScale  

Xilinx UltraScale 架構—業(yè)界首款ASIC級All Programmable架構

  • 現(xiàn)在,人們需要采用一種創(chuàng)新型架構來管理數(shù)百Gbps的系統(tǒng)性能,以實現(xiàn)全線速下的智能處理能力,并擴展至Tb級性能和每秒10億次浮點運算水平。
  • 關鍵字: 賽靈思  DSP  ASIC  UltraScale  RAM  

常見問題解答:賽靈思采用首個ASIC級UltraScale可

  • 1. 賽靈思將在2013年7月10日宣布推出什么產品? 賽靈思宣布20nm兩項新的行業(yè)第一,延續(xù)28nm工藝節(jié)點上一系列業(yè)界創(chuàng)新優(yōu)勢: middot; 賽靈思宣布開始投片半導體行業(yè)首款20nm器件以及投片PLD行業(yè)首款20nm All
  • 關鍵字: UltraScale  ASIC  賽靈思  可編程    

ASIC設計服務何去何從?高端應用和中國客戶是兩大關鍵詞

  • “Is ASIC dead ?”這是剛剛落下帷幕的2013“深圳(國際)集成電路創(chuàng)新與應用展”(China IC Expo,簡稱CICE)上業(yè)界熱議的一個話題。的確,現(xiàn)如今FPGA越來越“強勢”,越來越多地將ARM核、MCU、DSP等融合進來,在性能和功耗上對ASIC進行全面圍堵。不只如此,當硅制造技術進入到28nm甚至更低節(jié)點時,芯片制造動輒上百萬美金的NRE費用也讓系統(tǒng)設計公司吃不消。
  • 關鍵字: 富士通  ASIC  FPGA  

安森美與空客合作開發(fā)飛行控制計算機的復雜ASIC

  • 推動高能效創(chuàng)新的安森美半導體(ON Semiconductor,美國納斯達克上市代號:ONNN)與領先的飛機制造商空中客車(簡稱“空客”)完成合作開發(fā)及投產一款復雜的專用集成電路(ASIC),應用于空客A350 XWB寬體飛機的飛行控制計算機。這定制硅方案的代號為JEKYLL,使用了安森美半導體內部的110納米(nm)工藝技術,在安森美半導體美國俄勒岡州的Gresham工廠制造。
  • 關鍵字: 安森美  半導體  D0-254  ASIC  

龍芯處理器IP核的FPGA驗證平臺設計

  • 本文利用Altera公司的FPGA開發(fā)工具對皋于國產龍芯I號處理器IP核的SoC芯片進行ASIC流片前的系統(tǒng)驗證,全實時方 ...
  • 關鍵字: 龍芯  處理器  IP核  FPGA驗證  

HDB3編碼器ASIC的設計

  • 在數(shù)字通信領域中,HDB3碼是一種非常適合在基帶信號傳輸系統(tǒng)中傳輸?shù)拇a型,并保持了AMI的優(yōu)點。為了滿足用戶的需求,提高通信系統(tǒng)工作穩(wěn)定性,HDB3編碼器專用集成電路(ASIC)集成了插“V”、插“B”和“V”碼極性糾正模塊,通過仿真和硬件驗證,它可以有效消除傳輸信號中的直流成分和很小的低頻成分,可以實現(xiàn)基帶信號在基帶信道中直接傳輸與提取,同時能很好地提取定時信號。
  • 關鍵字: 設計  ASIC  編碼器  HDB3  

自動化產業(yè)升級帶來工業(yè)全新生命力

  • 半導體科技將自動化與智能化帶入了工業(yè)生產在線,讓工業(yè)生產的速度與效率大幅提升。盡管因此搶走不少勞工的飯...
  • 關鍵字: 自動化  ASIC  FPGA  

MC8051 IP核基本結構及原理

  • MC8051是與MCS一5l系列微處理器指令集完全兼容的8位嵌入式微處理器,通過芯核重用技術,可廣泛應用在一些面積要 ...
  • 關鍵字: MC8051  IP核  基本結構  

AMD成立半訂制業(yè)務部門 搶客制化ASIC市場

  •   美商超微(AMD)宣布正式成立半訂制業(yè)務部門(Semi-CustomBusinessUnit,SCBU),基于超微在中央處理器、繪圖芯片核心、多媒體等領域龐大的知識產權(IP),將針對客戶需求訂制專屬的特殊應用芯片(ASIC)。   AMD已經拿下索尼PS4、微軟Xbox720等新款游戲機ASIC訂單,未來也將搶進智能電視及機頂盒等市場,對于國內設計服務及ASIC廠來說,將帶來不小的競爭壓力。   AMD早在一年多前就已公開討論進入ASIC市場的策略理念,SCBU部門在去年底就已經組成,而超微現(xiàn)在
  • 關鍵字: AMD  處理器  ASIC  

QUARTUS II中IP核的調用方法(圖文詳解)

  • 很多人都說QUARYUSII中的IP核是收費的,不可以直接用的,其實不然,下面我以FIR濾波器的核的使用來給大家介紹IP核 ...
  • 關鍵字: QUARTUS  II  IP核  調用方法  

基于多IP核復用SoC芯片的可靠性研究

  • 1 引言隨著半導體工藝技術的發(fā)展, 愈來愈復雜的IP核可集成到單顆芯片上, SoC (片上系統(tǒng))技術正是在集成電路( IC) 向集成系統(tǒng)( IS)轉變的大方向下產生的。采用SoC 技術, 可將微處理器、模擬IP核、數(shù)字IP核和存儲器等集
  • 關鍵字: SoC  IP核  芯片  可靠性研究    

基于Altera浮點IP核實現(xiàn)浮點矩陣相乘運算的改進設

  • 嵌入式計算作為新一代計算系統(tǒng)的高效運行方式,應用于多個高性能領域,如陣列信號處理、核武器模擬、計算流體動力學等。在這些科學計算中,需要大量的浮點矩陣運算。而目前已實現(xiàn)的浮點矩陣運算是直接使用VHDL語言編
  • 關鍵字: Altera  浮點  IP核  點矩陣    
共687條 17/46 |‹ « 15 16 17 18 19 20 21 22 23 24 » ›|
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473