現(xiàn)場可編程門陣列(fpga) 文章 進入現(xiàn)場可編程門陣列(fpga)技術社區(qū)
基于FPGA的簡易頻譜分析儀
- 1 引言 目前,由于頻譜分析儀價格昂貴,高等院校只是少數(shù)實驗室配有頻譜儀。但電子信息類教學,如果沒有頻譜儀輔助觀察,學生只能從書本中抽象理解信號特征,嚴重影響教學實驗效果。 針對這種現(xiàn)狀提出一種基于FPGA的簡易頻譜分析儀設計方案,其優(yōu)點是成本低,性能指標滿足教學實驗所要求的檢測信號范圍。 2 設計方案 圖1為系統(tǒng)設計總體框圖。該系統(tǒng)采用C8051系列單片機中的 C8051F121作為控制器,CvcloneⅢ系列EP3C40F484C8型FPGA為數(shù)字信號算法處理單元。系統(tǒng)設計
- 關鍵字: FPGA 頻譜分析儀 AD603
基于NIOS II的頻譜分析儀的設計與研制
- 頻譜分析儀是微電子測量領域中最基礎、最重要的測量儀器之一,是從事各種電子產(chǎn)品研發(fā)、生產(chǎn)、檢驗的重要工具。高分辨率、寬頻帶數(shù)字頻譜分析的方法和實現(xiàn)一直是該領域的研究熱點[1]?,F(xiàn)代頻譜分析儀是基于現(xiàn)代數(shù)字信號處理理論的頻譜分析儀,信號經(jīng)過前置預處理、抗混疊濾波、A/D變換、數(shù)字頻譜分析等環(huán)節(jié)而得到信號中的頻率分量, 達到與傳統(tǒng)頻譜分析儀同樣的結(jié)果。 本設計完全利用FPGA實現(xiàn)FFT,在FPGA上實現(xiàn)整個系統(tǒng)構(gòu)建。其中CPU選用Altera公司的Nios II軟核處理器進行開發(fā), 硬件平臺關鍵模塊使
- 關鍵字: NIOS II 頻譜分析儀 FPGA
基于FPGA的SPWM變頻系統(tǒng)設計與實現(xiàn)
- 由于脈寬調(diào)制技術是通過調(diào)整輸出脈沖的頻率及占空比來實現(xiàn)輸出電壓的變壓變頻效果,所以在電機調(diào)速、逆變器等眾多領域得到了日益廣泛的應用。 而電磁法作為一種地球物理探測的有效方法,已經(jīng)廣泛地應用于礦藏勘探、地質(zhì)災害預測等領域。電磁法儀一般包括發(fā)射機和接收機兩大部分?,F(xiàn)階段,電磁法儀器的發(fā)射機部分一般直接采用等寬PWM技術,其電流諧波畸變率較大,電壓利用率不高,效率很低。 本文利用FPGA技術,根據(jù)SPWM自然采樣法原理,設計了應用于電磁法儀的發(fā)射機的SPWM系統(tǒng)。該系統(tǒng)應用到現(xiàn)有的電磁法儀器中,
- 關鍵字: FPGA SPWM Matlab
基于SOPC的SPWM脈沖發(fā)生器的實現(xiàn)
- 隨著電力電子開關器件及技術的不斷發(fā)展,SPWM(正弦波脈寬調(diào)制)技術在逆變控制領域得到廣泛應用。傳統(tǒng)的SPWM驅(qū)動芯片速度慢、不夠靈活,存在著電路設計復雜、體積大、抗干擾能力差、設計周期長等缺點,對于許多有特殊要求的場合,由專用芯片很難滿足實際的要求,因此,本文采用Altera公司的EP2C35F672C8N開發(fā)一種基于可編程片上系統(tǒng)的SPWM脈沖波形電路,SOPC技術將微處理器和SP-WM波形電路整合到一塊FPGA器件當中??删幊痰钠舷到y(tǒng)SOPC(System 0n Programmable Ch
- 關鍵字: SOPC SPWM FPGA
基于Verilog HDL的SPWM全數(shù)字算法的FPGA實現(xiàn)
- 隨著信號處理技術及集成電路制造工藝的不斷發(fā)展,全數(shù)字化SPWM(正弦脈寬調(diào)制)算法在調(diào)速領域越來越受到青睞。實現(xiàn)SPWM控制算法的方法很多,其中模擬比較法因電路復雜、且不易與數(shù)字系統(tǒng)連接而很少采用;傳統(tǒng)的微處理器因不能滿足電機控制所要求的較高采樣頻率(≥1 kHz)而逐漸被高性能的DSP硬件系統(tǒng)所取代,但該系統(tǒng)成本高、設計復雜。與傳統(tǒng)方法相比,在現(xiàn)場可編程邏輯器件FPGA上產(chǎn)生一種新的SPWM控制算法,具有成本低、研發(fā)周期短、執(zhí)行速度高、可擴展能力強等優(yōu)點。該技術進一步推動了變頻調(diào)速技術的發(fā)展。
- 關鍵字: Verilog HDL SPWM FPGA
基于FPGA的工業(yè)以太網(wǎng)交換機設計優(yōu)化
- 基于以太網(wǎng)的組網(wǎng)技術是工業(yè)市場中增長最快的技術之一。大多數(shù)工業(yè)以太網(wǎng)標準使用IEEE 802.3標準以太網(wǎng)協(xié)議,因此這些網(wǎng)絡能夠傳輸標準的網(wǎng)絡業(yè)務和實時數(shù)據(jù)。但每個標準都采用不同的技術來提供實時性能,一些采用定制硬件,一些利用定制軟件,還有的采用完全標準的以太網(wǎng)/TCP/IP實現(xiàn)。結(jié)果就出現(xiàn)了眾多不同等級性能、不同成本的互不兼容標準。 針對以太網(wǎng)協(xié)議非確定性通信時間的一個越來越普及的對策是在每個設備內(nèi)實現(xiàn)一個本地時鐘。由于大多數(shù)設備都有微處理器及(相對)高速度的時鐘,因此這種方法比較容易實現(xiàn)。若
- 關鍵字: FPGA 以太網(wǎng) ASSP
基于FPGA的SOC設計與實現(xiàn)
- 為減少在印制電路板(PCB)設計中的面積開銷,介紹一種Flash結(jié)構(gòu)的現(xiàn) 場可編程門陣列(FPGA)器件,進而介紹采用該器件搭建基于先進精簡指令集機器(ARM)的片上系統(tǒng)(SOC)電路的設計方法,該方法按照高級微控制器總線架構(gòu)(AMBA),設計ARM7處理器微系統(tǒng)及其外設電路,通過用搭建的系統(tǒng)對片外存儲器進行擦寫,以及通過編寫軟硬件代碼定制符合ARM7外圍低速總線協(xié)議的用戶邏輯外設,驗證了系統(tǒng)的準確性,該系統(tǒng)可用于驗證SOC設計系統(tǒng)。 近年來,SOC技術得到了快速的發(fā)展,逐漸 成為微電子行業(yè)的主
- 關鍵字: FPGA SOC ARM7
μC/OS-II操作系統(tǒng)在各種處理器上的移植
- μC/OS-II操作系統(tǒng)是一種搶占式多任務、單內(nèi)存空間、微小內(nèi)核的嵌入式操作系統(tǒng),具有高效緊湊的特點。它執(zhí)行效率高,占用空間小,可移植性強,實時性能良好且可擴展性強。采用μC/OS-II實時操作系統(tǒng),可以有效地對任務進行調(diào)度;對各任務賦予不同的優(yōu)先級可以保證任務及時響應;采用實時操作系統(tǒng),降低了程序的復雜度,方便程序的開發(fā)和維護。 μC/OS-11非常適合應用在一些小型的嵌入式產(chǎn)品應用場合,在家用電器、機器人、工業(yè)控制、航空航天、軍事科技等領域有著廣泛的應用。 單片機、ARM、
- 關鍵字: μC/OS-II ARM FPGA
美高森美發(fā)布全新安全特性 為業(yè)界提供最安全FPGA器件
- 全球領先的功率、安全性、可靠性和性能差異化之半導體解決方案供應商美高森美公司(Microsemi Corporation)宣布提供新型超安SmartFusion2® SoC FPGA和 IGLOO2® FPGA器件,它們在器件、設計和系統(tǒng)層次上的安全特性都比其他領先FPGA制造商更先進。新的數(shù)據(jù)安全特性現(xiàn)已成為美高森美主流SmartFusion2 SoC FPGA和 IGLOO2 FPGA器件的一部分,可讓開發(fā)人員充分利用器件本身所具有的同級別器件中的最低功耗,高可靠性和最佳安全技術,
- 關鍵字: 美高森美 FPGA SmartFusion2
理解JESD204B協(xié)議
- 在使用我們的最新模數(shù)轉(zhuǎn)換器 (ADC) 和數(shù)模轉(zhuǎn)換器 (DAC) 設計系統(tǒng)時,我已知道了很多有關 JESD204B 接口標準的信息,這些器件使用該協(xié)議與 FPGA 通信。此外,我還在 E2E 上的該欄目下閱讀了各種技術文章及其它博客文章,明白了為什么 JESD204B 是 LVDS 和 CMOS 接口的后續(xù)產(chǎn)品。 有一個沒有深入討論的主題就是解決 ADC 至 FPGA 和 FPGA 至 DAC 鏈路問題的協(xié)議部分,這兩種鏈路本來就是相同的 TX 至 RX 系統(tǒng)。作為一名應用工程師,我所需要的就是
- 關鍵字: JESD204B FPGA DAC
FPGA研發(fā)之道(2)FPGA和他那些小伙伴們(二)器件互聯(lián)
- 系統(tǒng)架構(gòu)確定,下一步就是FPGA與各組成器件之間互聯(lián)的問題了。通常來說,CPU和FPGA的互聯(lián)接口,主要取決兩個要素: (1)CPU所支持的接口。 (2)交互的業(yè)務。 通常來說,F(xiàn)PGA一般支持與CPU連接的數(shù)字接口,其常用的有EMIF,PCI,PCI-E,UPP,網(wǎng)口(MII/GMII/RGMII),DDR等接口。作為總線類接口,F(xiàn)PGA通常作為從設備與CPU連接,CPU作為主設備通過訪問直接映射的地址對FPGA進行訪問。根據(jù)是否有時鐘同步,通??偩€訪問分為同步或異步的總線,根據(jù)C
- 關鍵字: FPGA DSP ARM9
FPGA研發(fā)之道(2)FPGA和他那些小伙伴們(一)系統(tǒng)架構(gòu)組
- 通常來講,“一個好漢三個幫”,一個完整的嵌入式系統(tǒng)中由單獨一個FPGA使用的情況較少。通常由多個器件組合完成,例如由一個FPGA+CPU來構(gòu)成。通常為一個FPGA+ARM,ARM負責軟件配置管理,界面輸入外設操作等操作,F(xiàn)PGA負責大數(shù)據(jù)量運算,可以看做CPU的專用協(xié)處理器來使用,也常會用于擴展外部接口。常用的有ARM+FPGA,DSP+FPGA,或者網(wǎng)絡處理器+FPGA等種種架構(gòu)形式,這些架構(gòu)形式構(gòu)成整個高速嵌入式設備的處理形態(tài)。 不得不說的是,隨著技術的進步,現(xiàn)在CP
- 關鍵字: FPGA DSP ARM9
FPGA研發(fā)之道(1)FPGA是個什么玩意?
- FPGA是個什么玩意? 首先來說: FPGA是一種器件。其英文名 feild programable gate arry 。很長,但不通俗。通俗來說,是一種功能強大似乎無所不能的器件。通常用于通信、網(wǎng)絡、圖像處理、工業(yè)控制等不同領域的器件。就像ARM、DSP等嵌入式器件一樣,成為無數(shù)碼農(nóng)碼工們情感傾瀉而出的代碼真正獲得生命的地方。只不過,一樣的編程,卻是不一樣的思想。嵌入式軟件人員看到的是C。而FPGA工程師看到是硬件描述語言,verilog或VHDL。軟件看到是函數(shù)、對象、重構(gòu)。FPGA
- 關鍵字: FPGA ACTEL ALTERA
現(xiàn)場可編程門陣列(fpga)介紹
您好,目前還沒有人創(chuàng)建詞條現(xiàn)場可編程門陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
熱門主題
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473