現(xiàn)場可編程門陣列(fpga) 文章 進(jìn)入現(xiàn)場可編程門陣列(fpga)技術(shù)社區(qū)
便攜式產(chǎn)品具有低功耗意識的FPGA設(shè)計(jì)方法
- ILGOO系列低功耗FPGA產(chǎn)品Actel公司的ILGOO系列器件是低功耗FPGA產(chǎn)品,是在便攜式產(chǎn)品設(shè)計(jì)中替代ASIC...
- 關(guān)鍵字: 便攜式產(chǎn)品 CPLD 低功耗 FPGA ILGOO
Actel子公司為xTCA產(chǎn)品實(shí)現(xiàn)兼容性和互用性

- 愛特公司 (Actel Corporation) 獨(dú)資的子公司Pigeon Point Systems宣布,延續(xù)其xTCA?板級及模塊管理控制器產(chǎn)品的兼容性和互用性舉措。在2009 ATCA Summit會議上,Pigeon Point Systems使用Polaris Networks公司的ATCA測試器,現(xiàn)場對基于Actel Fusion? 混合信號FPGA和Renesas H8S微控制器的最新Pigeon Point管理解決方案xTCA SlotFest進(jìn)行形式測試(form
- 關(guān)鍵字: Actel FPGA 管理組件 xTCA
基于FPGA二次群分接器的實(shí)現(xiàn)

- 1.引言
為了提高傳輸速率,擴(kuò)大通信容量,減少信道數(shù)量,通常把多路信號復(fù)用成一路信號進(jìn)行傳輸。在多種復(fù)用方式中,時分復(fù)用是一種常用的方式。時分復(fù)用是多路信號按照時間間隔共享一路信道進(jìn)行傳輸。復(fù)接是 - 關(guān)鍵字: 實(shí)現(xiàn) FPGA 基于 FPGA
模塊化FPGA設(shè)計(jì)在某雷達(dá)接收機(jī)中的應(yīng)用
- 0 引言
目前基于FPGA和DSP結(jié)構(gòu)的軟件無線電技術(shù)被廣泛應(yīng)用在數(shù)字接收機(jī)設(shè)計(jì)中,雷達(dá)接收機(jī)領(lǐng)域的數(shù)字化技術(shù)也在日趨發(fā)展,如何借助數(shù)字化的軟硬件優(yōu)勢設(shè)計(jì)出易實(shí)現(xiàn)、靈活,并滿足不同性能指標(biāo)和目的的數(shù)字接收 - 關(guān)鍵字: FPGA 模塊化 雷達(dá)接收機(jī) 中的應(yīng)用
Altera 推出業(yè)界首款串行 RapidIO 2.1 IP 解決方案
- Altera 公司 (NASDAQ: ALTR) 今天宣布推出業(yè)界首款支持 RapidIO® 2.1 規(guī)范的知識產(chǎn)權(quán) (IP) 內(nèi)核。Altera 的串行 RapidIO IP 內(nèi)核可支持多達(dá)四條通道,每條通道速率為 5.0 GBaud,從而滿足了無線市場日益增長的帶寬和可靠性需求。該 IP 內(nèi)核專門針對擁有多個嵌入式收發(fā)器的 Stratix® IV FPGA 而優(yōu)化,并得到了Quartus® II 軟件 v9.1 的支持。 RapidIO 2.1 規(guī)范在許多應(yīng)用中均可實(shí)
- 關(guān)鍵字: Altera RapidIO FPGA Quartus
擴(kuò)大嵌入式領(lǐng)域勢力范圍 FPGA廠商積極備戰(zhàn)
- 隨著經(jīng)濟(jì)情勢與市場環(huán)境的改變,歷經(jīng)長足發(fā)展的可編程邏輯組件(PLD)正憑借著成熟的技術(shù)將觸角深入量產(chǎn)型的消費(fèi)及嵌入式市場,并以更加經(jīng)濟(jì)的開發(fā)成本持續(xù)搶占傳統(tǒng)ASIC/ASSP市場. "ASIC/ASSP的商業(yè)模式愈來愈難以為繼,"愛特(Actel)公司應(yīng)用工程師陳冠志指出.巨額的芯片制造成本是首先面臨的關(guān)卡."300mm晶圓廠的成本以驚人的速度增長,在45nm節(jié)點(diǎn)約需30億美元;而到了32nm節(jié)點(diǎn),估計(jì)會達(dá)到100億美元."另一方面,全球市場的動蕩情況,也
- 關(guān)鍵字: Altera FPGA 40nm
Xilinx推出EasyPath-6 FPGA
- 全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. )日前宣布隆重推出EasyPath?-6 FPGA,該產(chǎn)品為高性能 FPGA 進(jìn)入量產(chǎn)器件提供了六周內(nèi)即可實(shí)現(xiàn)的總成本最低、風(fēng)險最小的的解決方案, 在所有FPGA降低成本解決方案中轉(zhuǎn)入量產(chǎn)時間最快。新款 EasyPath FPGA 無最低訂購量限制,讓客戶可根據(jù)最終市場需求下訂單,且成本較購買等量的 FPGA 低 35%。 此外,雖然大多數(shù)成本降低的方案會讓設(shè)計(jì)選項(xiàng)受到限制,迫使客戶接受未經(jīng)優(yōu)化的部件或封裝, 然而
- 關(guān)鍵字: Xilinx FPGA EasyPath
基于FPGA的人工神經(jīng)網(wǎng)絡(luò)實(shí)現(xiàn)方法的研究
- 基于FPGA的神經(jīng)網(wǎng)絡(luò)實(shí)現(xiàn)方法已成為實(shí)際實(shí)時應(yīng)用神經(jīng)網(wǎng)絡(luò)的一種途徑。本文就十多年來基于FPGA的ANN實(shí)現(xiàn)作一個系統(tǒng)的總結(jié),例舉關(guān)鍵的技術(shù)問題,給出詳細(xì)的數(shù)據(jù)分析,引用相關(guān)的最新研究成果,對不同的實(shí)現(xiàn)方法和思想進(jìn)行討論分析,并說明存在的問題以及改善方法,強(qiáng)調(diào)神經(jīng)網(wǎng)絡(luò)FPGA實(shí)現(xiàn)的發(fā)展方向和潛力及提出自己的想法。另外,還指出基于FPGA實(shí)現(xiàn)神經(jīng)網(wǎng)絡(luò)存在的瓶頸制約,最后對今后的研究趨勢作出估計(jì)。
- 關(guān)鍵字: FPGA 人工神經(jīng)網(wǎng)絡(luò) 實(shí)現(xiàn)方法
現(xiàn)場可編程門陣列(fpga)介紹
您好,目前還沒有人創(chuàng)建詞條現(xiàn)場可編程門陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
