fpga 文章 進(jìn)入 fpga技術(shù)社區(qū)
基于ADPCM算法的汽車智能語音報(bào)警系統(tǒng)的設(shè)計(jì)
- 1 前言 為了防止汽車發(fā)生交通事故,當(dāng)汽車智能檢測裝置探測到前方有危險時,必須向駕駛員發(fā)出警告信息。語音報(bào)警向駕駛員明確提示危險,以便駕駛員能及時準(zhǔn)確地采取措施。因此,本文提出數(shù)字語音處理技術(shù),先將各種狀況的報(bào)警信息進(jìn)行數(shù)字化采集、存儲,遇到危險時,將判斷危險類型并自動選擇播放存儲的報(bào)警信息。由于語音信息量大,直接存儲需占用龐大的存儲空間,為此,本文采用FPGA實(shí)現(xiàn)ADPCM(Adaptive Differential Pulse CodeModulation,自適應(yīng)差分脈沖編碼調(diào)制)編解碼器設(shè)
- 關(guān)鍵字: 汽車 語音報(bào)警 ADPCM FPGA 單片機(jī)
基于TLC5510的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
- 1 TLC5510簡介 TLC5510是美國德州儀器(TI)公司的8位半閃速架構(gòu)A/D轉(zhuǎn)換器。采用CMOS工藝,大大減少比較器數(shù)。TLC5510最大可提供20 Ms/s的采樣率,可廣泛應(yīng)用于高速數(shù)據(jù)轉(zhuǎn)換、數(shù)字TV、醫(yī)學(xué)圖像、視頻會議以及QAM解調(diào)器等領(lǐng)域。TLC5510的工作電源為5 V,功耗為100 mW(典型值)。內(nèi)置采樣保持電路,可簡化外圍電路設(shè)計(jì)。TLC5510具有高阻抗并行接口和內(nèi)部基準(zhǔn)電阻,模擬輸入范圍為0.6 V~2.6 V。 1.1 引腳功能描述 TLC5510采用2
- 關(guān)鍵字: 數(shù)據(jù)采集 CMOS A/D轉(zhuǎn)換器 FPGA
CDMA2000基帶信號發(fā)生器的FPGA+DSP實(shí)現(xiàn)
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: CDMA2000 DSP 基帶信號發(fā)生器 FPGA
基于FPGA的多路數(shù)字量采集模塊設(shè)計(jì)
- 1 引言 測控系統(tǒng)常常需要處理所采集到的各種數(shù)字量信號。通常測控系統(tǒng)采用通用MCU完成系統(tǒng)任務(wù)。但當(dāng)系統(tǒng)中采集信號量較多時,僅依靠MCU則難以完成系統(tǒng)任務(wù)。針對這一問題,提出一種基于FPGA技術(shù)的多路數(shù)字量采集模塊。利用FPGA的I/O端口數(shù)多且可編程設(shè)置的特點(diǎn),配以VHDL編寫的FPGA內(nèi)部邏輯,實(shí)現(xiàn)采集多路數(shù)字量信號。 2 模塊設(shè)計(jì)方案 2.1 功能要求 該數(shù)字量采集模塊主要功能是采集輸入的36路數(shù)字及脈沖信號,并將編幀后的信號數(shù)據(jù)上傳給上位機(jī),上位機(jī)經(jīng)解包處理后顯示信號相
- 關(guān)鍵字: FPGA 數(shù)字量采集 測控 USB單片機(jī) MCU FIFO
基于FPGA的FFT處理器設(shè)計(jì)
- 1 引言 隨著數(shù)字技術(shù)的快速發(fā)展,數(shù)字信號處理已深入到條個領(lǐng)域。在數(shù)字信號處理中,許多算法如相關(guān)、濾波、譜估計(jì)、卷積等都可通過轉(zhuǎn)化為離散傅立葉變換(DFT)實(shí)現(xiàn),從而為離散信號分析從理論上提供了變換工具。但DFT計(jì)算量大,實(shí)現(xiàn)困難。快速傅立葉(FFT)的提出,大大減少了計(jì)算量,從根本上改變了傅立葉變換的地位,成為數(shù)字信號處理中的核心技術(shù)之一,廣泛應(yīng)用于雷達(dá)、觀測、跟蹤、高速圖像處理、保密無線通信和數(shù)字通信等領(lǐng)域。 目前,硬件實(shí)現(xiàn)FFT算法的方案主要有:通用數(shù)字信號處理器(DSP)、FFT專
- 關(guān)鍵字: FPGA FFT 處理器 DFT DSP
基于FPGA和ADSP的數(shù)字波束形成技術(shù)的工程實(shí)現(xiàn)
- 數(shù)字波束形成技術(shù)充分利用陣列天線所獲取的空間信息,通過信號處理技術(shù)使波束獲得超分辨率和低副瓣的性能,實(shí)現(xiàn)了波束的掃描、目標(biāo)的跟蹤以及空間干擾信號的零陷,因而數(shù)字波束形成技術(shù)在雷達(dá)信號處理、通信信號處理以及電子對抗系統(tǒng)中得到了廣泛的應(yīng)用。數(shù)字波束形成是把陣列天線輸出的信號進(jìn)行AD采樣數(shù)字化后送到數(shù)字波束形成器的處理單元,完成對各路信號的復(fù)加權(quán)處理,形成所需的波束信號。只要信號處理的速度足夠快,就可以產(chǎn)生不同指向的波束。由于數(shù)字波束形成一般是通過DSP或FPGA用軟件實(shí)現(xiàn)的,所以具有很高的靈活性和可擴(kuò)展性
- 關(guān)鍵字: FPGA ADSP 數(shù)字波束 信號處理
基于FPGA的中高頻感應(yīng)電爐控制電路設(shè)計(jì)方案
- 1 引 言 中高頻感應(yīng)爐是利用電磁感應(yīng)原理加熱和溶化金屬的,這種方式是一種較理想的加熱工藝,已經(jīng)廣泛應(yīng)用于金屬熔煉、焊接、表面淬火等加工和熱處理過程。中高頻電爐的負(fù)載是由感應(yīng)圈和被加熱的金屬工件組成,為了降低無功功率,需要用串聯(lián)或并聯(lián)電容的方式來補(bǔ)償無功功率,使整個電路中形成中高頻的LC振蕩。維持這樣較恒定的頻率振蕩,金屬內(nèi)部將形成渦流而發(fā)熱,從而達(dá)到加熱和熔化金屬的目的。傳統(tǒng)的控制電路主要采用分離元件的模數(shù)混合電路,控制精度低,容易產(chǎn)生噪聲問題。 本文將提出一種基于FPGA片上可編程技術(shù)
- 關(guān)鍵字: FPGA 電爐 控制 電路 電磁感應(yīng)
DSP和FPGA在大尺寸激光數(shù)控加工系統(tǒng)中的運(yùn)用
- 激光切割和雕刻以其精度高、視覺效果好等特性,被廣泛運(yùn)用于廣告業(yè)和航模制造業(yè)。在大尺寸激光加工系統(tǒng)的開發(fā)過程中,加工速度與加工精度是首先要解決的問題。解決速度問題的一般方法是在電機(jī)每次運(yùn)動前、后設(shè)置加、減速區(qū),但這會使加工數(shù)據(jù)總量成倍增加。除此之外,龐大的數(shù)據(jù)計(jì)算量也需要一個專門的高性能處理器來實(shí)現(xiàn)。 FPGA(現(xiàn)場可編程門陣列)在并行信號處理方面具有極大的優(yōu)勢。本系統(tǒng)采用FPGA作為加工數(shù)據(jù)的執(zhí)行器件。這種解決方案突出的特點(diǎn)是讓運(yùn)動控制的處理部分以獨(dú)立的、硬件性方式展開,增加系統(tǒng)的性能和可靠性,
- 關(guān)鍵字: DSP FPGA 數(shù)控加工 激光加工
基于FPGA的迭代層析重建中的小數(shù)處理方法
- 基于FPGA的迭代層析重建中的小數(shù)處理方法,發(fā)射光譜層析(EST)技術(shù)是一種不干擾原待測場分布的測量診斷技術(shù),他在熱物理量測試、等離子體診斷等方面顯示出了極大的優(yōu)越性,尤其是在場分布測量方面,幾乎是其他方法不可替代的,是測量三維流場內(nèi)部物理量分布的一種常用方法。
傳統(tǒng)的層析重建技術(shù),通常是利用軟件編程在計(jì)算機(jī)上直接完成,這要花費(fèi)很長的時間,無法滿足實(shí)時重建時對速度的要求,現(xiàn)在已有研究者開始著手研究在硬件(例如FPGA和DSP)上來實(shí)現(xiàn)層析重建技術(shù),例如:在FPGA上實(shí)現(xiàn)ART算法。但 - 關(guān)鍵字: 處理 方法 小數(shù) 重建 FPGA 基于
基于FPGA的數(shù)字電視信號發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)
- 基于FPGA的數(shù)字電視信號發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn),電視信號的數(shù)字化使得數(shù)字電視設(shè)備越來越受到廣大電子消費(fèi)者的青睞,如何選擇自己理想的數(shù)字電視產(chǎn)品,也成了消費(fèi)者關(guān)心的問題,評價、測試電視系統(tǒng)與設(shè)備運(yùn)行的質(zhì)量狀況成為廣播電視行業(yè)所關(guān)注的熱點(diǎn)。而數(shù)字電視信號發(fā)生器能提供可視的測試圖像信號,直觀、快捷的測試方法,因此,數(shù)字電視信號發(fā)生器成為目前電子設(shè)計(jì)的熱門研究課題,他在數(shù)字電視節(jié)目制作播出、科研、生產(chǎn)以及售后服務(wù)過程中起著不可或缺的作用。本文設(shè)計(jì)了一種基于FPGA的數(shù)字電視信號友生器,該信號發(fā)生器以一種單芯片多配置
- 關(guān)鍵字: 設(shè)計(jì) 實(shí)現(xiàn) 信號發(fā)生器 數(shù)字電視 FPGA 基于
基于FPGA設(shè)計(jì)航空電子系統(tǒng)
- 基于現(xiàn)場可編程門陣列 (FPGA) 核心的實(shí)施體現(xiàn)了先進(jìn)的現(xiàn)代航空電子設(shè)計(jì)方法。 這項(xiàng)技術(shù)具有多種優(yōu)勢,如廢棄組件管理、降低設(shè)計(jì)風(fēng)險、提高集成度、減小體積、降低功耗和提高故障平均間隔 時間(MTBF)等,吸引著用戶將原來的系統(tǒng)轉(zhuǎn)移到此項(xiàng)技術(shù)。MIL-STD-1553 的市場可能隨著這種趨勢而繁榮起來 ;事實(shí)上,某些客戶已經(jīng)覺得這項(xiàng)技術(shù)的實(shí)施有點(diǎn)姍姍來遲。 MIL-STD-1553 核心帶來了多種好處,它代表著徹底告別了 ASIC 傳統(tǒng)。FPGA 中加入一項(xiàng)知識產(chǎn)權(quán)核心,就獲得了一種與眾不同
- 關(guān)鍵字: FPGA 航空電子 ASIC MIL-STD-1553
用PLD實(shí)現(xiàn)高可用性系統(tǒng)的熱插拔和加電順序保護(hù)
- 互聯(lián)網(wǎng)的繁榮和無線通訊及存儲行業(yè)的發(fā)展使得實(shí)時數(shù)據(jù)通訊量成指數(shù)級增長。數(shù)據(jù)通訊量的急劇增加使系統(tǒng)可用性顯得更加關(guān)鍵,因?yàn)橄到y(tǒng)即使停一秒鐘也意味著將產(chǎn)生巨大的影響,并將減少運(yùn)營商的收入。為了使系統(tǒng)的宕機(jī)時間為零,可以將系統(tǒng)設(shè)計(jì)成可熱插拔的形式。熱插拔是指系統(tǒng)在正常運(yùn)行時可以從背板上插入或取出電路板,而不會對主系統(tǒng)的正常工作產(chǎn)生影響。熱插拔也稱為熱切換(hot swap)或熱插入。 快速發(fā)展的半導(dǎo)體工藝技術(shù)使支持熱插拔的設(shè)計(jì)更趨復(fù)雜,因?yàn)楣に嚦叽缭絹碓叫。琁C的工作電壓也越來越低,而且不同的I/O標(biāo)
- 關(guān)鍵字: PLD 熱插拔 加電順序保護(hù) FPGA
XtremeData發(fā)售基于Altera Stratix III FPGA的Intel FSB模塊
- Altera公司宣布,開始提供基于FPGA/Intel? Xeon?處理器的前端總線(FSB)模塊。采用了多片Altera? Stratix? III FPGA,并且使用Intel QuickAssist技術(shù),XtremeData XD2000i In-Socket加速器(ISA)展示了1066 MHz協(xié)處理解決方案。 ? XD2000i系列在目前市場上最小封裝中提供密度最大的Stratix III FPGA。模塊使用三片F(xiàn)PGA,一片用于基于Inte
- 關(guān)鍵字: FPGA XtremeData Intel FSB
基于FPGA的USB2.0虛擬邏輯分析儀的設(shè)計(jì)與實(shí)現(xiàn)
- 基于FPGA的USB2.0高速、低成本的虛擬邏輯分析儀的設(shè)計(jì)原理與實(shí)現(xiàn)方法。重點(diǎn)介紹了邏輯分析儀的觸發(fā)方式設(shè)計(jì)以及利用CP2102芯片構(gòu)建USB接口、實(shí)現(xiàn)系統(tǒng)與PC通信的方法。 關(guān)鍵詞:虛擬邏輯分析儀;FPGA;觸發(fā)設(shè)計(jì);USB2.0;CP2102 引言 傳統(tǒng)的邏輯分析儀體積龐大、價格昂貴、通道數(shù)目有限,并且在數(shù)據(jù)采集、傳輸、存儲、顯示等方面
- 關(guān)鍵字: FPGA USB2.0 虛擬邏輯分析儀 數(shù)據(jù)采集 Altera
基于短時能量和短時過零率的VAD算法及其FPGA實(shí)現(xiàn)
- 語音激活檢測VAD(Voice Activity Detection)是一種通過特定的判決準(zhǔn)則判斷語音中出現(xiàn)的停頓和靜默間隔,檢測出有效語音部分的技術(shù)。運(yùn)用這種技術(shù)可以在確保語音質(zhì)量的前提下,對不同類別的語音段采用不同的比特?cái)?shù)進(jìn)行編碼,從而降低語音的編碼速率。由于在雙工移動通信系統(tǒng)中,一方只有35%的時間處于激活狀態(tài)[1],如何降低靜音期的編碼速率對于減少傳輸帶寬、功率以及容量具有積極的作用,因此VAD技術(shù)在語音通信領(lǐng)域具有重要的使用價值。隨著適合于變比特率語音編碼的CDMA和PRMA等多址技術(shù)的出現(xiàn)
- 關(guān)鍵字: FPGA VAD 短時能量 短時過零率 FIFO 濾波器
fpga介紹
您好,目前還沒有人創(chuàng)建詞條 fpga!
歡迎您創(chuàng)建該詞條,闡述對 fpga的理解,并與今后在此搜索 fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對 fpga的理解,并與今后在此搜索 fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473