新聞中心

EEPW首頁 > 測試測量 > 設計應用 > 精確測量ADC驅(qū)動電路建立時間(07-100)

精確測量ADC驅(qū)動電路建立時間(07-100)

—— Accurately measuring ADC driving circuit setting time
作者:德州儀器 (TI) 戰(zhàn)略市場營銷工程師 Rajiv Mantri;測試開發(fā)工程師 Bhaskar Goswami 時間:2009-03-04 來源:電子產(chǎn)品世界 收藏

  引言

本文引用地址:http://2s4d.com/article/92047.htm

  許多現(xiàn)代數(shù)據(jù)采集系統(tǒng)均是由高速和高精度組成的。由于其低成本和低功耗,基于CMOS開關(guān)型電容器的通常被用于此類設計中。使用一個無緩沖前端,直接耦合至采樣網(wǎng)絡。為了有效地最小化噪聲和信號失真,需使用一款高速、低噪聲和低失真的運算放大器來驅(qū)動該ADC。為了使失真最小化,將運算放大器輸出在ADC采集時間內(nèi)調(diào)節(jié)到理想的精度是非常重要的。通常,運算放大器建立時間是根據(jù)產(chǎn)品說明書中規(guī)定的頻率響應時間計算得出的,也可以通過具有精度限制功能的示波器對輸出進行測量得出,有時需要將運算放大器的輸入與輸出差值放大來實現(xiàn)更高的精度。但這些方法均受示波器精度以及電路寄生的限制。此外,運算放大器的建立時間還受由示波器探針導入的寄生電容和電感的影響。第二種方法是將運算放大器的輸入輸出差值放大來提高測量的精度。以上這些方法均未考慮 ADC 采樣電路和采樣數(shù)據(jù)包中的寄生電容和電感。

  建立時間的定義

  建立時間是指從理想的瞬時步進應用輸入到閉環(huán)放大器的輸出達到并保持在一個規(guī)定的對稱性誤差范圍的時間。建立時間包括一個非常短暫的傳播延遲時間,以及將輸出轉(zhuǎn)換至最終值近似值所需的時間,然后結(jié)合轉(zhuǎn)換從過載條件下恢復,最后穩(wěn)定在規(guī)定誤差范圍內(nèi)。對于高精度ADC來說,規(guī)定的誤差范圍通常為一個最低位(LSB)ADC的四分之一。

  基本設置

  此處使用的 ADC 是 推出的 ADS8411,該器件是一款 16 位 2-MSPS 的逐次逼近寄存器 (SAR) ADC。驅(qū)動器運算放大器為 THS4031。圖 1 顯示了評估設置。



  圖 1 建立時間評估設置

  利用一個模擬多路器 (MUX)(型號為 TS5A3159),通過開關(guān)其 2 個通道來產(chǎn)生瞬時步進輸入。直流電壓 V 連接到通道 2,通道 1 連接至接地;該設置可以產(chǎn)生一個步進輸入,從零電壓升至有電壓,或從有電壓降至零電壓。此外,可以通過步進發(fā)生器來產(chǎn)生步進輸入。步進發(fā)生器的建立時間速度要比運算放大器的建立時間快許多。


上一頁 1 2 3 下一頁

關(guān)鍵詞: 德州儀器 TI ADC

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉