新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 用FPGA實(shí)現(xiàn)FIR濾波器(08-100)

用FPGA實(shí)現(xiàn)FIR濾波器(08-100)

——
作者:Gordon Hands 萊迪思半導(dǎo)體公司 時(shí)間:2009-02-25 來源:電子產(chǎn)品世界 收藏

 

本文引用地址:http://2s4d.com/article/91694.htm

  圖2 低通濾波器規(guī)范

  你也許只是接受任務(wù),而由你自己選擇設(shè)計(jì)規(guī)范。當(dāng)然應(yīng)用項(xiàng)目定義了許多規(guī)范。這里有一些指導(dǎo)意見,幫助你縮小各種可能性,評(píng)估權(quán)衡設(shè)計(jì)。

  通常通帶越接近阻帶,設(shè)計(jì)就越具挑戰(zhàn)性。同樣,指定通帶很低的波紋,或者很高的阻帶衰減增加了設(shè)計(jì)的復(fù)雜性。必須牢記,指定波紋和衰減為數(shù)據(jù)的分辨率,你必須滿足設(shè)計(jì)要求。指定衰減的要點(diǎn)是小于輸入數(shù)據(jù)的最低位。同樣在滿標(biāo)度中指定小于1位的通帶波紋是不必要的。如同其它的濾波器,可構(gòu)成低通、高通和帶通濾波器。

 

  表1 數(shù)據(jù)寬度相對(duì)于阻帶衰減和通帶波紋



關(guān)鍵詞: 萊迪思 FPGA FIR濾波器

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉