新聞中心

EEPW首頁 > 高端訪談 > NVCM ——PLD便攜應用方案的新選擇

NVCM ——PLD便攜應用方案的新選擇

作者:山水 時間:2008-06-06 來源:電子產世界 收藏
根據Semico調查研究,對于可編程邏輯芯片(PLD而言,便攜式應用是一個快速增長的市場,預估可編程邏輯芯片在這些應用領域的市場值將在2010年前超過6億5000萬美元。但是PLD在便攜應用中也是優(yōu)缺點都非常明顯的解決方案。PLD提供了相比ASIC和ASSP更加靈活的設計路徑,通過提供不同的功能設置,從而設計出差異化的產品。同時,便攜電子電池供電的局限性,以及在有限空間內集成更多功能而又不影響功耗的考慮,都為FPGA帶來了不小的障礙。

當前,PLD市場不乏一些針對便攜應用專門優(yōu)化過的方案,例如Xilinx的CoolRunner系列,Actel的IGLOO,Altera的MAX II,QuickLogic的PolarPro和ArcticLink平臺等等。就在最近,一家剛剛成立2年的公司SiliconBlue也推出了低功耗的單芯片FPGA iCE65 系列。iCE采 用臺積電的65納米LP(Low Power, 低功率)標準CMOS工藝,并且整合了該公司的NVCM(Non-Volatile Configuration Memory, 非易失性配置存儲器) 專利技術,少額外使用閃存PROM的成本。

iCE65配置數據為可編程化,可處理來自各個來源的數據,包括安全性、片上(on-chip)、嵌入、NVCM或是外部來源,如標準SPI序列閃存PROM或是下載自處理器SPI接口。操作電流低至25微安,并提供最低的動態(tài)電流。邏輯容量從2k到16k邏輯單元,I/O數目從128到384個。BGA封裝從3x4mm 到 12x12mm。iCE系列FPGA裝置皆有易失性及非易失性兩種版本供應。

SiliconBlue獨立自擁有NVM專利的Kilopass公司,并且改進成NVCM,旨在代替ROM和EPROM。“相較于現有的非易失性FPGA仍采用落后兩代的180nm微米130nm微米嵌入式閃存技術,NVCM采用標準邏輯CMOS工藝生產,不需要浮柵技術,而浮柵技術在130nm以下工藝面臨著生產工藝方面的嚴峻挑戰(zhàn)。” SiliconBlue策略營銷副總裁John Birkner告訴記者。

此外,iCE 系列采用與手機設計相同的功耗模式定義:操作模式(active-fast, ~MHZ)及待機模式(active-slow, ~kHz)。結合65納米LP工藝和NVCM的專利設計,可以將將邏輯核心的操作電壓維持在1.0伏的水平。


評論


相關推薦

技術專區(qū)

關閉