采用0.13微米CMOS工藝制造的單芯片UMTS W-CDMA多頻段收發(fā)器(06-100)
——
本文引用地址:http://2s4d.com/article/81180.htm
為了最小化增益轉換時的DC瞬變,接收鏈中的所有運算放大器的偏差均被校準為零。一個拐角頻率為3.75KHz的附加DC環(huán)路可清除所有的殘余DC偏差。因此,在增益變化時,瞬態(tài)DC偏差不會超過±50 mV。
接收器的最小三階交調截取點(IIP3)為-6 dB,二階交調截取點(IIP2)大于35 dBm。高增益范圍的噪聲系數(shù)優(yōu)于12dB。最大EVM為12.5%(有效值),使得接收器能夠被用于高速下行分組接入(HSDPA)7/8類網(wǎng)絡。典型采樣的EVM大約為8%(有效值),如圖5所示。
cdma相關文章:cdma原理
評論