新聞中心

EEPW首頁(yè) > EDA/PCB > 新品快遞 > Cadence聯(lián)合IBM、三星和特許半導(dǎo)體聯(lián)合推出65納米參考流程

Cadence聯(lián)合IBM、三星和特許半導(dǎo)體聯(lián)合推出65納米參考流程

——
作者: 時(shí)間:2007-04-26 來(lái)源:EEPW 收藏
宣布基于通用功率格式(CPF)面向Common Platform技術(shù)的參考流程即日上市。該參考流程是與Common Platform聯(lián)盟之間長(zhǎng)期合作的最新成果,該聯(lián)盟的成員企業(yè)包括IBM、特許半導(dǎo)體制造和三星。

與Common Platform技術(shù)合作伙伴緊密合作,開(kāi)發(fā)流程。它基于Cadence數(shù)字IC設(shè)計(jì)平臺(tái),包含Encounter Timing System和CPF,可加快低功耗系統(tǒng)級(jí)芯片(SoC)設(shè)計(jì)的上市時(shí)間。

這種RTL-to-GDSII 參考流程建立于Cadence Encounter數(shù)字IC設(shè)計(jì)平臺(tái),能夠?qū)崿F(xiàn)更高的生產(chǎn)力,并提高芯片質(zhì)量(QoS)。該流程強(qiáng)調(diào)臨界低功耗設(shè)計(jì)挑戰(zhàn),從芯片打樣到功率、時(shí)序和面積優(yōu)化,面向無(wú)線(xiàn)、有線(xiàn)和消費(fèi)應(yīng)用設(shè)備。

該流程為Encounter平臺(tái)以及Cadence Logic Design Team Solution加入了多種創(chuàng)新技術(shù),包括配備全局合成技術(shù)的Cadence Encounter RTL Complier、Cadence SoC Encounter RT  
L-to-GDSII系統(tǒng)、Cadence Encounter Test和Cadence Encounter Conformal® Low-Power。其它Cadence組件包括VoltageStorm®功率分析,以及Encounter時(shí)序系統(tǒng),使用有效的電流源模型(ECSM)讓設(shè)計(jì)師縮短低功耗消費(fèi)應(yīng)用設(shè)備的量產(chǎn)時(shí)間。ARM® Metro™ 低功耗產(chǎn)品作為Artisan®實(shí)體IP系列的一部分,也被應(yīng)用到流程開(kāi)發(fā)中。

供貨情況 

本套面向成品率的低功耗設(shè)計(jì)參考流程即日推出,可通過(guò)發(fā)送郵件至common_platform_65LP@cadence.com索取。 本參考流程工具包包含了一份參考設(shè)計(jì)、文件和腳本用于運(yùn)行該參考流程

在線(xiàn)研討會(huì) 

2007年6月13日星期三太平洋標(biāo)準(zhǔn)時(shí)間下午4點(diǎn),Cadence、Chartered、IBM和三星將會(huì)舉辦一場(chǎng)免費(fèi)的在線(xiàn)研討會(huì),主題是在本參考流程中使用的高級(jí)低功耗設(shè)計(jì)技術(shù)。有關(guān)此次會(huì)議登記的詳情,請(qǐng)?jiān)L問(wèn):http://www.cadence.com/webinars/cdn_65nm_lowpower/index.aspx


評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉