新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于FPGA的LCD顯示遠程更新的設計方案及原理圖

基于FPGA的LCD顯示遠程更新的設計方案及原理圖

作者: 時間:2014-12-15 來源:網(wǎng)絡 收藏

  2.2結構和系統(tǒng)模型

本文引用地址:http://2s4d.com/article/266849.htm

  (1)基本結構圖

  要顯示的內容通過TCP/IP進行傳輸與更新,沒有了距離的限制,可以在遠程實現(xiàn)更新。需要更新的顯示內容共有四部分組成,在一段時間內只能顯示其中的一個部分,并循環(huán)進行顯示。由Nexys3開發(fā)板上的四個按鍵控制跳轉。Nexys3 開發(fā)板通過RJ45口接收到信號后,PHY模塊對IP包進行拆分,恢復成原始信號。由 MicroBlaze 軟核存入Cellular RAM中,并按照順序在上進行分段顯示。當MicroBlaze 檢測到有按鍵按下時,MicroBlaze軟核處理器響應中斷,并進行中斷處理,顯示相應按鍵對應的部分信息,一段時間后,返回中斷前的狀態(tài)。

  

圖2 基本圖

 

  圖2 基本圖

  (2)MicroBlaze結構圖

  

圖3  MicroBlaze軟核結構圖

 

  圖3 MicroBlaze軟核結構圖

  Ethernet MAC 接收計算機發(fā)送的數(shù)據(jù)后拆分IP包,然后送入MicroBlaze處理,由MultriProt Memory Controller控制存入 Local Memory中,然后按照順序進行循環(huán)顯示,顯示時間由 Timer/PWM控制,當有按鍵按下時,通過GPIO傳送入MicroBlaze軟核,由 Interrupt Controller 控制進行中斷,將當前信息存入堆棧,后跳轉到按鍵指定處進行顯示Timer/PWM控制顯示一段時間后,返回中斷前的狀態(tài)繼續(xù)正常循環(huán)顯示.Customer Coprosser協(xié)助 MicroBlaze處理數(shù)據(jù).

  (4)以太網(wǎng)模塊圖

  

圖4 以太網(wǎng)結構圖

 

  圖4 以太網(wǎng)結構圖

  Nexys3基本系統(tǒng)生成器(BSB)支持包自動生成一個測試應用程序的以太網(wǎng)MAC。ISE的設計可以使用IP內核發(fā)生器用向導來創(chuàng)建一個以太網(wǎng)MAC控制器IP核。如果COL此信號置位時表示碰撞條件的檢測MLL模式。在MLL模式中:

  1.傳輸數(shù)據(jù)時的控制信號為TXCLK,當TXCLK為上升沿時控制器同步傳輸數(shù)據(jù),TXEN為高電平時表明此時控制器傳輸?shù)臄?shù)據(jù)是有效的,若TXER為高電平時,說明傳輸檢測到錯誤。

  2.接受數(shù)據(jù)時,在RXCLK為上升沿時RXD[3:0]開始接受數(shù)據(jù)??刂菩盘朢XCLK為上升沿接收數(shù)據(jù)時,接受信號RXDV為高電平。如果RXER為高電平時說接受檢測到錯誤。

LCD顯示屏相關文章:lcd顯示屏原理


lcd相關文章:lcd原理


關鍵詞: FPGA LCD

評論


相關推薦

技術專區(qū)

關閉