新聞中心

EEPW首頁 > 設計應用 > AESA雷達信號處理及體系結構

AESA雷達信號處理及體系結構

作者: 時間:2014-07-11 來源:網絡 收藏


對信號處理任務進行可視化處理,使其在軟件中完成,系統設計人員獲得了新的運行時選擇,例如在任務之間移動處理資源,關斷不需要的處理器,盡早修改算法,以便響應數據碼型,或者運行多種算法,查看哪一種能夠得出最佳結果。

雷達系統不但為研究實現策略提供了豐富的環(huán)境,而且還提供了方法來研究有大量信號的系統。這些有源陣列分布在軍事等多種設計應用中,所以,不應該局限在傳統的嵌入式設計思路中。因此,對于完全不同的需要大量信號的領域要有新思路,這包括信號智能和網絡安全等應用。這是值得注意的領域。

本文引用地址:http://2s4d.com/article/259363.htm

上一頁 1 2 3 下一頁

關鍵詞: FPGA GPU DAC驅動 AESA

評論


相關推薦

技術專區(qū)

關閉