新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于單片機的計重計數(shù)電子秤設計

基于單片機的計重計數(shù)電子秤設計

作者: 時間:2014-06-09 來源:網絡 收藏

摘要:是美國半導體公司推出的一款SPI總線的24位A/D芯片,內置可編程放大器,集成度高,性價比優(yōu),在電子秤和其他儀器儀表行業(yè)具有廣泛的應用前景,具有取代原有電子秤和儀器儀表行業(yè)中放大器+A/D芯片電路的趨勢,從電子秤中的應用介紹芯片的硬件電路、內部結構及軟件編程。

本文引用地址:http://2s4d.com/article/248000.htm

關鍵詞:;A/D;放大器;電子秤

電子秤是現(xiàn)代電子發(fā)展的產物,由于他具有操作簡單、方便、精度高等優(yōu)點在工業(yè)、日常生活各領域廣泛應用,從功能看可分為單一計重秤、計重計價秤、計重計數(shù)秤等多種。其中單一計重秤在日常生活中最常見,計重計價秤在商場、市場中廣泛應用,計重計數(shù)秤主要應用在工業(yè)領域,如電子元器件的裝袋、小的零部件的裝袋等,由于這些元件、零部件體積小、重量輕、每袋數(shù)量大,以前都是人工數(shù),這樣既需要大量人工,還容易出錯。為了解決這些問題,一種高精度既能計重還能根據單重計算數(shù)量的電子秤運行而生,這就是本文要介紹的計重計數(shù)電子秤。

1 總體方案

1.1 系統(tǒng)框圖設計

電子秤硬件結構主要由以下幾部分構成,稱重傳感器、放大電路、A/D轉換電路、CPU、輸入輸出電路等構成,其工作原理就是稱重傳感器把重力轉換成4~20 mV的mV級電壓,再通過放大器放大到A/D轉換所需的V級電壓,通過A/D轉換成數(shù)字量,通過CPU計算處理變成相應的重量值,顯示或輸出。計重計數(shù)電子秤硬件結構與普通電子秤相同,不同在于要求精度高、軟件功能有所增加,而電子秤的量程和精度是由A/D決定的,本文介紹的CS5530就一種串行A/D芯片,由于其位數(shù)多、價格便宜,在高精度電子秤中具有巨大優(yōu)勢而廣泛使用,電子秤結構框圖如圖1所示。

 

 

1.2 A/D轉換芯片選型

A/D轉換電路是電子秤的關鍵部件,這里以一款3 kg/0.1 g的電子秤為例來介紹A/D芯片的選型,現(xiàn)在市場上A/D芯片種類繁多,從接口來分有并行、串行的,從轉換速度來分有超速的、高速的、低速的,從精度來看有幾位到幾十位多種型號,一般并行價格相對貴,速度越高越貴,位數(shù)越多越貴,價格從幾元到幾百元,高的甚至達萬元以上,而電子秤在速度上要求不快,但根據不同量程和精度要求對位數(shù)有一定要求,做為電子產品成本是關鍵,所以選擇低成本的串行A/D是首選,下面具體介紹一下如何通過量程和精度來確定要選A/D的位數(shù)。電子的精度分為外部和內部兩種,外部精度就是顯示精度,這也是我們一般講的電子秤的精度,而要達到外部穩(wěn)定顯示重量,內部精度必須更高,以般是外部精度的10倍。內部精度直接由A/D芯片位數(shù)確定。

3 kg/0.1 g電子秤外部精度為:3 000 g/0.1 g=30 000;所以內部精度應該大于等于:30 000x10=300 000。設A/D的位數(shù)為n,則2的n之方應大于300 000,所以n應大于18。而大于18位的A/D主要有20位、24位、32位等,所以一般選擇20位或24位較合適?,F(xiàn)在該檔電子秤精度的電子秤一般選擇20位的CS5513,而CS5513本身無放大電路,需配一個雙運放電路,常用的為OP2277,前者的價格在20元左右,OP2277也要15元左右,所以運放和A/D總成本需35元。另一種是24位A/D芯片CS5530,內部包括可編程放大電路,放大位數(shù)在1~64位可選,成本在22元左右,所以從性價比來看選用CS5530更好。

1.2.1 CS5530特性

CS5530是一款24位SPI總線的中行A/D芯片。主要特性如下:

1)內部1~64倍放大器;

2)性線失真小于0.0015%,準確分辨率19位以上;

3)三線串行接口;

4)內含電源管理、放大倍數(shù)、配置寄存器;

5)轉換速度從6.25~3 840 Hz可調;

6)多種電源供電方案可選;

1.2.2 CS5530引腳及功能描述

1)引腳圖,如圖2所示。

 

 

2)相關寄存器

①配置寄存器描述

 

 

 

 

 

 

②增益寄存器描述

 

 

功能設定放大倍數(shù),從0至64—2-24,上電后D24為1,其他位為0

③失調寄存器描述

 

 

④數(shù)據轉換輸出格式

 

 

D31—D8為24位數(shù)據,D2為溢出標志,為1溢出,數(shù)據有錯誤,其他位為0

2 CS5530硬件電路設計

CS5530外圍原理圖,如圖7所示。

 

 

J2接稱重傳感器,1-4分別為電源地、電源正、信號負、信號正,VREF-接地,VREF+接2.5 V通過精密電阻對電源分壓所得,SCLK、SDO、SDI分別接P12、P11、P10,CS接地。

單片機相關文章:單片機教程


單片機相關文章:單片機視頻教程


單片機相關文章:單片機工作原理


稱重傳感器相關文章:稱重傳感器原理

上一頁 1 2 下一頁

關鍵詞: 單片機 CS5530

評論


相關推薦

技術專區(qū)

關閉