新聞中心

EEPW首頁 > 市場分析 > IC驗證經(jīng)歷了四個階段

IC驗證經(jīng)歷了四個階段

作者:王瑩 時間:2014-05-21 來源:電子產(chǎn)品世界 收藏

  而且驗證作為EDA工具中的一個重要組成部分,也越來越重要,2012年已經(jīng)達到9.84億美元市場,接近10億美元。

本文引用地址:http://2s4d.com/article/247191.htm

  驗證3.0時代

  隨著SoC的日益復雜, Graphics公司董事長兼CEO Walden Rhines指出,驗證正進入“驗證3.0時代。

  驗證3.0時代是系統(tǒng)時代,集中軟硬件協(xié)同驗證。原因是SoC更復雜。例如系統(tǒng)中含有多個嵌入式內(nèi)核,異構處理器,復雜的內(nèi)部互聯(lián),共享存儲器,片上芯片(NoC)及多級緩存。

  與此同時,隨著工藝制程節(jié)點的不斷演進,對嵌入式軟件工程師的需求量急劇上升。但芯片的時鐘速率徘徊不前,因此需要硬件仿真器擴展性能。

  因此需要企業(yè)級的解決方案,有統(tǒng)一的調(diào)試、統(tǒng)一的驗證IP、統(tǒng)一的用戶接口、統(tǒng)一的testbench仿真,統(tǒng)一的斷言,統(tǒng)一的覆蓋。

  所有這些都在一個環(huán)境下,這個環(huán)境里有軟件仿真、正規(guī)的引擎和硬件仿真。支持硬件和軟件協(xié)同調(diào)試:將操作系統(tǒng)啟動和設備驅(qū)動的代碼與目標外設的波形進行同步。

圖注: 平臺將先進的驗證解決方案Questa®、全球硬件仿真資源分配技術Veloce® OS3和強大的調(diào)試環(huán)境Visualizer™融合在一起,形成一個全球范圍內(nèi)可用的高性能資源數(shù)據(jù)中心。可將仿真性能和生產(chǎn)率提高400~10,000倍。


上一頁 1 2 下一頁

關鍵詞: Mentor EVP IC

評論


相關推薦

技術專區(qū)

關閉