新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于AD9852的雷達(dá)回波模擬器設(shè)計(jì)

基于AD9852的雷達(dá)回波模擬器設(shè)計(jì)

作者: 時(shí)間:2014-05-11 來源:網(wǎng)絡(luò) 收藏

摘要 基于直接數(shù)字頻率合成技術(shù)的原理,分析了影響頻率輸出的核心因素。在此基礎(chǔ)上仿真驗(yàn)證了相位累加器的位數(shù)對頻率輸出的作用。介紹了一種DDS芯片并基于這種芯片提出了一種雷達(dá)回波模擬器的設(shè)計(jì),并分析了DDS芯片的優(yōu)缺點(diǎn)。該設(shè)計(jì)能夠穩(wěn)定地產(chǎn)生70 MHz載頻的雷達(dá)回波,較好地模擬出所需回波。

本文引用地址:http://2s4d.com/article/246641.htm

關(guān)鍵詞 DDS;相位累加器;

直接數(shù)字頻率合成技術(shù)(DDS)是繼直接頻率合成技術(shù)和鎖相環(huán)式頻率合成技術(shù)之后的第三代頻率合成技術(shù),它的原理是在采樣頻率一定的條件下,通過控制兩次連續(xù)采樣之間的相位增量來改變所得的離散序列頻率,然后經(jīng)保持和濾波,唯一回復(fù)出該頻率的模擬信號(hào)。與其他頻率合成方法相比,直接數(shù)字頻率合成器具有頻率街邊速度快、頻率分辨率高、輸出相位連續(xù)、可編程和全數(shù)字化、便于集成等優(yōu)點(diǎn)。本文在分析了DDS的基本原理的基礎(chǔ)上,提出了一種基于DDS芯片的雷達(dá)回波模擬器的設(shè)計(jì)。

1 DDS原理

1.1 DDS的基本原理

DDS的工作原理是基于相位與幅度的對應(yīng)關(guān)系,通過改變頻率控制字K來改變相位累加器(位數(shù)為N)的相位累加速度,然后在固定時(shí)鐘的控制下取樣,取樣得到的相位值(取相位累加器的高M(jìn)位)通過相位幅度(ROM查詢表法,即在ROM中存放不同相位對應(yīng)的幅度序列,然后相位累加器的輸出對其尋址)。轉(zhuǎn)換得到相位值對應(yīng)的幅度序列,幅度序列通過數(shù)模轉(zhuǎn)換及低通濾波得到余弦波輸出。DDS原理如圖1所示。

 

 

DDS的核心是相位累加器,它由一個(gè)N位相位加法器和一個(gè)N位相位寄存器組成。每生成一個(gè)時(shí)鐘脈沖(頻率為fc),加法器將頻率控制字K與寄存器輸出的數(shù)組相加,把相加的結(jié)果送到寄存器的數(shù)據(jù)輸出端。寄存器將加法器在上一個(gè)時(shí)鐘脈沖作用后產(chǎn)生的相位數(shù)據(jù)反饋到加法器的輸入端,以使加法器在下一個(gè)時(shí)鐘脈沖的作用下繼續(xù)與頻率控制字相加。這樣,相位累加器在時(shí)鐘脈沖的作用下,不斷對頻率控制字進(jìn)行線性相位累加,當(dāng)相位累加器產(chǎn)生一次溢出時(shí),則完成了一次周期性操作,這就是DDS合成信號(hào)的周期,溢出頻率是DDS的輸出頻率f0。輸出頻率f0與時(shí)鐘頻率fc、頻率控制字K以及相位累加器位數(shù)的公式為

 

基于DDS芯片AD9852的雷達(dá)回波模擬器設(shè)計(jì)

 

通過改變頻率控制字K,就可改變輸出頻率的值。由奈奎斯特采樣定理可知,DDS的最大輸出頻率為

fmax=fc/2 (2)

輸出信號(hào)頻率的分辨率即最低的合成頻率為

 

基于DDS芯片AD9852的雷達(dá)回波模擬器設(shè)計(jì)

 

1.2 DDS的功能仿真

通過DDS的原理可知,實(shí)際運(yùn)用中,輸出頻率f0、時(shí)鐘頻率fc以及相位累加器位數(shù)N均已知,則頻率控制字K為

 

 

通過Matlab對DDS進(jìn)行功能仿真,在相同的輸出頻率f0和時(shí)鐘頻率fc下,改變相位累加器的位數(shù)N,則頻率控制字K也改變,比較最后經(jīng)過DDS仿真的輸出頻率f0。分別設(shè)置輸出頻率為700 Hz,時(shí)鐘頻率為10 kHz,相位累加器的位數(shù)分別設(shè)置為N=7和N=17,最后實(shí)際的輸出頻率如圖2和圖3所示。

 

 

 

 

由圖2和圖3比較可知,因相位累加器位數(shù)的不同,頻率控制字K也不同,DDS輸出的頻率就不同。相位累加器的位數(shù)N=7時(shí),實(shí)際輸出的頻率只有626 Hz,距離預(yù)期輸出頻率700 Hz相差較大;而當(dāng)N=17時(shí),實(shí)際輸出的頻率為701 Hz,接近理想的輸出頻率700 Hz。因此可知,在相同的采樣頻率和預(yù)期的輸出頻率下,相位累加器的位數(shù)N決定了實(shí)際的輸出頻率。即相位累加器位數(shù)N越大,實(shí)際輸出頻率越接近預(yù)期輸出頻率。

2 AD9852芯片

AD9852數(shù)字合成器是一種高集成設(shè)備,它采用先進(jìn)的DDS技術(shù),配上高速、高性能的D/A轉(zhuǎn)換器來實(shí)現(xiàn)數(shù)字化可編程的合成器功能。當(dāng)接入精確時(shí)鐘源時(shí),AD9852能產(chǎn)生一種高穩(wěn)定度的,頻率-相位-幅度-可編程的余弦波,這種波可用于通信、雷達(dá)中作為靈活的本振信號(hào)以及其他多種用途。AD9852的改進(jìn)型-高速DDS芯片可提供48位頻率分辨率。截?cái)嗟?7位的相位確保能產(chǎn)生優(yōu)質(zhì)的SFDR.AD9852電路結(jié)構(gòu),允許輸出信號(hào)的頻率達(dá)150 MHz,這使其數(shù)字上能以每秒100 MHz的速率調(diào)諧成新的頻率。

如圖4所示,AD9852內(nèi)部包括一個(gè)具有48位相位累加器、一個(gè)可編程時(shí)鐘倍頻器、一個(gè)反sinc濾波器、兩個(gè)12位300 MHz DAC,一個(gè)高速模擬比較器以及接口邏輯電路。其主要性能特點(diǎn)如下:(1)300 MHz的系統(tǒng)時(shí)鐘。(2)能輸出一般調(diào)制信號(hào),F(xiàn)SK,BPSK,PSK,CHIRP和AM等。(3)100 MHz時(shí)具有80 dB的信噪比。(4)內(nèi)部有4~20倍的可編程時(shí)鐘倍頻器。(5)兩個(gè)48位頻率控制字寄存器,能夠?qū)崿F(xiàn)較高的頻率分辨率。(6)兩個(gè)14位相位偏置寄存器,提供初始相位設(shè)置。(7)帶有100 MHz的8位并行數(shù)據(jù)傳輸口或10 MHz的串行數(shù)據(jù)傳輸口。

 

 

AD9852有40個(gè)程序寄存器,對AD9852的控制就是對這些程序寄存器寫數(shù)據(jù)實(shí)現(xiàn)的。通過并行總線將數(shù)據(jù)寫入程序寄存器時(shí),實(shí)際只是暫存在I/O緩沖區(qū)中,只有提供更新信號(hào),這些數(shù)據(jù)才會(huì)更新到程序寄存器。AD9852提供內(nèi)部更新和外部更新兩種更新方式。內(nèi)部更新通過更新時(shí)鐘計(jì)數(shù)器完成,當(dāng)計(jì)數(shù)器計(jì)自減為零后會(huì)產(chǎn)生一個(gè)內(nèi)部更新信號(hào);外部更新需要在外部更新管腳上給予一個(gè)高電平脈沖。默認(rèn)的更新模式為內(nèi)部更新,可以通過設(shè)置控制寄存器0x1F的0位進(jìn)行修改。

模擬信號(hào)相關(guān)文章:什么是模擬信號(hào)


塵埃粒子計(jì)數(shù)器相關(guān)文章:塵埃粒子計(jì)數(shù)器原理
鎖相環(huán)相關(guān)文章:鎖相環(huán)原理

上一頁 1 2 下一頁

關(guān)鍵詞: DDS AD9852

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉