首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 插值

DDS直接數(shù)字合成4 - 插值

  • 現(xiàn)在,雖然相位累加器非常精確,但輸出受到查找表中條目數(shù)量有限的影響:從一個條目轉(zhuǎn)到下一個條目時,輸出值會“跳躍”。 這對于低輸出頻率特別敏感,但也會影響高輸出頻率,這會在輸出頻譜中引入不需要的頻率。我們將解決這個問題。 為了便于理解,讓我們回到 15 位相位累加器。// sine without linear interpolationreg [14:0] phase_acc; ? ?// 15bitalways @(posedge clk) phase_acc <= phase
  • 關(guān)鍵字: FPGA  DDS  插值  

基于FPGA實現(xiàn)的FFT插值正弦波頻率估計

  • 摘要:在分析雙線幅度法(Rife)、修正雙線幅度法(MRife)、傅里葉系數(shù)插值迭代3種算法的基礎(chǔ)上,結(jié)合FPGA的并行處理優(yōu)勢,將迭代變?yōu)椴⑿羞\算,由此得出了一種快速頻率估計算法。并將新算法進(jìn)行FPGA設(shè)計,給出了算法
  • 關(guān)鍵字: FPGA  FFT  插值  正弦波    
共2條 1/1 1
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473