新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于DSP+FPGA多通道單端/差分信號采集系統(tǒng)

基于DSP+FPGA多通道單端/差分信號采集系統(tǒng)

作者: 時間:2014-03-12 來源:網絡 收藏
ADS8517控制以及通道切換控制模塊在按照圖3所示的時序控制過程中,要根據采樣率分頻值設置寄存器中的值控制兩次采樣之間的時間間隔,即控制兩個相鄰信號下降沿之間的時間間隔,從而改變采樣率。在控制多路選擇模塊進行通道切換時,根據建立的索引列表依次切換通道,切換要在圖3中兩個相鄰信號低脈沖之間進行,這樣才能確保當A/D采樣時,通道已經切換完畢,輸入信號已穩(wěn)定,從而保證采樣的準確性。
除此之外,在中開辟一個字長為32位的FIFO,低16位存入A/D采樣的數據,高16位存入該數據對應的通道號,FIFO半滿,則給發(fā)中斷,由將A/D采樣后的數據讀出,以便后續(xù)處理。要注意的是,FIFO深度不能設置得太淺,否則會很快達到半滿,導致對中斷響應不過來。

3 結果驗證
按照以上設計思路,完成硬件電路、內邏輯和DSP的程序設計,使用QuartusII中的在線邏輯分析儀SignalTapII Logic Analyzer對結果進行采樣分析,圖4所示為在DSP設置使能通道為30和31,并且均為單端的條件下采到的結果,與期望結果一致,類似這樣通過多次改變控制條件采樣分析發(fā)現,該系統(tǒng)可以正確地實現之前所描述的功能,從而驗證了該設計的合理正確性。

本文引用地址:http://2s4d.com/article/241675.htm



4 結束語
由于DSP+協(xié)同工作平臺的優(yōu)越性,使其在信號處理中的應用越來越廣泛。文中介紹了一種基于DSP+FPGA的平臺,并利用ADS8517構成的一個具有/差分的A/D信號采集系統(tǒng)。該系統(tǒng)的使能通道數可選,單端/差分方式可設置,采樣率可改變,機動靈活,可以應用在諸多信號采集以及測試系統(tǒng)中。

fpga相關文章:fpga是什么



上一頁 1 2 下一頁

評論


相關推薦

技術專區(qū)

關閉