新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于DSP和FPGA的視頻編碼器

基于DSP和FPGA的視頻編碼器

作者: 時間:2013-09-13 來源:網(wǎng)絡 收藏

3 測試結(jié)果

表1為編碼器進行裝載測試的測試結(jié)果(1幀的平均值)。裝載測試是首先將視頻測試序列裝載到編碼器的SDRAM中,然后進行壓縮編碼。使用的視頻序列為標準測試序列mother(CIF格式,彩色,YUV4∶2∶0,5幀),主頻設置為200MHz。

表2為美國TI(TexasInstrument)公司基于DSK6711EVM板開發(fā)的H.263的性能測試數(shù)據(jù)(裝載測試)[6],主頻為150MHz。TI公司針對DSK6711對H.263做了全面優(yōu)化,算法關鍵代碼采用了線性匯編語言編寫。H.263視頻編碼算法與MPEG視頻編碼算法的壓縮編碼原理、過程和計算復雜度大致相當,因此二者具有可比性。

從表1和表2可以看出,研制的平均壓縮幀率為39.2f/s(CIF圖像),而TI公司開發(fā)的平均壓縮幀率為20f/s(CIF圖像),絕對性能提高了96%,考慮到主頻的因素,相對性能仍然提高了47%。

4 結(jié)論

采用DSP和協(xié)同技術設計實現(xiàn)了一個高性能的MPEG24視頻編碼器。使用完成編碼器I/O功能,使用DSP進行視頻壓縮編碼,二者能夠很好地并行工作,系統(tǒng)設計結(jié)構(gòu)簡捷,硬件工作可靠。同時,針對DSPC6201片內(nèi)資源特點優(yōu)化了視頻壓縮的數(shù)據(jù)流模式,采用MTJBSC算法有效地降低了壓縮算法的計算復雜度。測試結(jié)果表明,采用MPEG24視頻標準該視頻編碼器每秒能夠每秒壓縮39.2幀CIF圖像。


上一頁 1 2 3 4 下一頁

關鍵詞: DSP FPGA 視頻編碼器

評論


相關推薦

技術專區(qū)

關閉