數(shù)字電源UCD9224與UCD7232應用中輸出電壓關機負過沖的分析及解決
摘要
UCD9224 可以與UCD7232 配合設計非隔離數(shù)字電源。在某項目中,采用1 片UCD9224 與4 片UCD7232 設計了四相交錯并聯(lián)輸出的數(shù)字電源,輸出規(guī)格為1.0V/80A。在測試中發(fā)現(xiàn),關機時輸出電壓存在嚴重的負過沖,幅值可達-380mV。經(jīng)過仔細定位發(fā)現(xiàn),引起負過沖的根因是UCD9224 進入reset 模式后,SRE_1A 和SRE_1B 引腳變?yōu)楦咦钁B(tài),其電壓有反彈并下降緩慢。基于此,在SRE_1A 和SRE_1B 引腳各設計一顆下拉電阻,可以給上述兩個引腳快速放電,徹底解決負過沖問題。本文對定位過程給予了詳細的描述和分析,并最終給出了結論。
1. 數(shù)字電源系統(tǒng)設計
某非隔離BUCK數(shù)字電源系統(tǒng)的設計基于數(shù)字控制器UCD9224與驅動器UCD7232,采用四相并聯(lián)并配置于交錯模式,輸入電壓為12V,輸出電壓為1.0V,輸出電流最大為80A。
1.1 數(shù)字電源系統(tǒng)方框圖
UCD9224是內部集成ARM7核的非隔離數(shù)字電源控制器,可以靈活的配置為多路或多相模式,并帶有PMBUS接口。UCD7232則是與UCD9224配合使用的增強型驅動器,與UCD9224之間有多個信號的交互,完成驅動信號接收,電流采樣,故障上報等工作。
圖1所示的是該數(shù)字電源系統(tǒng)的方框圖,包含有1片UCD9224和4片UCD7232,以及功率 MOSFET,輸出電感和輸出電容等。該系統(tǒng)有兩個輸入總線,分別是3.3V和12V,其中3.3V用來給UCD9224供電,12V輸入到UCD7232和BUCK轉換電路,完成到1.0V的轉換。該供電架構區(qū)別于傳統(tǒng)的3.3V由12V通過LDO轉換得來的設計。
圖 1:數(shù)字電源系統(tǒng)框圖
1.2 UCD9224與UCD7232的關鍵信號連接
UCD9224共有4組關鍵信號與4片UCD7232連接,分別完成電壓轉換控制,同步整流模式配置和故障上報等功能,下面是這些關鍵信號的簡單介紹:
1) DPWM:由UCD9224輸出到UCD7232,是后級BUCK電路的驅動信號來源。其中, BUCK上管驅動信號與DPWM的邏輯相同,BUCK下管的驅動信號與DPWM的邏輯相反。
2)SRE:由UCD9224輸出到UCD7232。當UCD7232的SRE_MODE引腳(圖1未示意)上拉至高電平后,UCD7232被配置為同步整流模式。當SRE為高時,BUCK的下管得到相應的驅動信號,該驅動信號由DPWM決定。當SRE為低時,BUCK電路的下管處于關閉狀態(tài)。
3)FLT:由UCD7232輸出到UCD9224。當UCD7232檢測到欠壓,過流或過溫等故障后,F(xiàn)LT引腳變?yōu)楦?,UCD9224識別之后會根據(jù)當前配置進行相應處理。
4)CS:由UCD7232 的IMON管腳輸出到UCD9224的CS管腳。該信號為輸出電流采樣信號。
2. 輸出電壓的負過沖
對該系統(tǒng)做輸入關機測試時,如果只關閉3.3V,12V保持不變,發(fā)現(xiàn)輸出電壓有明顯的負過沖,幅值超過-300mV。如圖2所示,關機時輸出電壓(1.0V,CH3)的負過沖達到了-380mV,測試條件為輸出端空載。
3. 負過沖的定位及原因分析
在定位負過沖的過程中,發(fā)現(xiàn)關機時BUCK下管的驅動信號異常,進一步發(fā)現(xiàn)SRE信號異常,最終發(fā)現(xiàn)根因是SRE_1A信號和SRE_1B信號在關機過程中有反彈并且下降緩慢。
3.1 關機時BUCK下管驅動信號異常
保持輸入電壓12V不變,當關閉3.3V時,輸出電壓有很大的負過沖。在空載輸出時,輸出端亦有負過沖,據(jù)此初步判斷BUCK下管可能有長時間導通,輸出電容電壓通過長時間。導通的 BUCK下管泄放到地。而實測試發(fā)現(xiàn),BUCK下管的確如此,如圖 3??梢杂^察到,輸出電壓下降后,BUCK下管的驅動信號(藍色線)一直保持為高,時間超過了1s。而BUCK上管的驅動信號(藍色線)在關機過程中正常,如圖 4。
3.2 關機時SRE信號異常
理論分析知,關機時SRE信號會變?yōu)榈碗娖?,BUCK下管的驅動信號隨之也會變?yōu)榈?。而該電源系統(tǒng)關機時BUCK下管的驅動信號一直保持為高,懷疑為SRE信號異常。
實測發(fā)現(xiàn)SRE_1B(圖5中的CH1;CH2為SRE_MODE信號;CH3為輸出電壓)在下降過程中出現(xiàn)了反彈,然后緩慢下降。而SRE_2A(圖6中的CH1;CH2為SRE_MODE信號;CH3為輸出電壓)則沒有反彈,快速下降到0V。
進一步詳細測試發(fā)現(xiàn),SRE_1A與SRE_1B在下降過程中皆有反彈,信號異常;而SRE_2A與 SRE_3A正常。
3.3 SRE 信號異常的原因分析
圖7顯示的是SRE_1B(CH3),V33D(CH2,3.3V)和BPCAP(CH1,1.8V)在關機時的波形??梢杂^察到,在SRE_1B出現(xiàn)反彈時,3.3V下降到了2.8V左右,UCD9224進入了reset模式。
圖 7:3.3V 與 SRE 信號
根據(jù)UCD9224芯片的硬件設計,其供電電壓下降到2.8V時會處于reset模式。而其進入reset模式后,SRE_1A引腳和SRE_1B引腳變更為高阻態(tài),SRE_2A引腳和SRE_3A引腳變?yōu)榈碗娖綉B(tài)(被 UCD9224強制拉低到地)。
同時,由于UCD7232芯片內部對SRE管腳有弱上拉(上拉到3.3V),因此,SRE_1A和SRE_1B的電壓信號會出現(xiàn)反彈并下降緩慢,而SRE_2A和SRE_3A的電壓信號可以迅速下降到0。4. 解決措施
考慮到SRE_1A和SRE_1B在UCD9224進入reset模式后變?yōu)楦咦钁B(tài),引腳電壓下降緩慢,因此可以添加下拉電阻以快速拉低上述引腳的電壓。下拉電阻的阻值需要小于3.74Kohm,以保證SRE管腳的殘留電壓低于低電平判定閥值0.9V。
圖8顯示的是添加兩顆下拉電阻(1Kohm)后的關機波形(CH4為SRE_1A;CH1為SRE_1B;CH3為輸出電壓),負載電流為3A??梢杂^察到,SRE_1A和SRE_1B在關機過程中沒有反彈,而是快速下降到0V。因此,輸出電容只通過負載放電,沒有負過沖。
5. 常規(guī)供電設計的輸出電壓負過沖
上述電源系統(tǒng)的特殊之處在于采用了3.3V和12V分開的供電架構。在該應用中,當關閉3.3V后,12V還處于穩(wěn)定狀態(tài),即SRE_1A和SRE_1B進入高阻態(tài)后,UCD7232還正常工作,這讓BUCK下管長時間導通成為了可能。然而,在采用常規(guī)供電設計時,同樣會存在負過沖的異常情形。
5.1 常規(guī)供電設計及輸出電壓的負過沖
常規(guī)供電架構的設計為3.3V通過LDO由12V轉換得來,因此整個電源系統(tǒng)的輸入電壓只有 12V。圖10顯示的即為采用常規(guī)供電架構設計的數(shù)字電源系統(tǒng)框圖(局部)。
圖9顯示的是關閉12V時的關機波形(CH1為輸出電壓,CH3為SRE_1B),輸出端空載??梢杂^察到,當關機動作發(fā)生后(對應于SRE_1B下降到0的時刻),由于是空載,輸出電壓幾乎保持不變;經(jīng)過大約2.8ms后,SRE_1B又上升,此時,輸出電壓快速下降到0V,并伴隨有負過沖。
圖 10:常規(guī)供電架構設計(局部)
5.2 輸出電壓的負過沖分析及結論
基于本文之前的分析,懷疑圖9中 SRE_1B下降到0之后的上升依然是因為UCD9224 進入reset模式而使SRE_1B變?yōu)楦咦鑼е??;诖耍归_測試與分析。
圖11測試了關機時12V(CH3),SRE_1B(CH4)和SRE_2A(CH1)的波形??梢杂^察到,SRE_1B再次變?yōu)楦叩臅r刻,SRE_2A依然保持為低。
評論