Altera發(fā)布單片F(xiàn)PGA高清晰互聯(lián)網協(xié)議監(jiān)視攝像機
傳統(tǒng)的數(shù)字信號處理器和ASSP不具備處理1080p和720p WDR CMOS傳感器寬帶數(shù)據的能力(例如,全HD光柵為2200x1125像素x 16 + 每像素比特數(shù) x 60幀每秒,得到大于2 Gbps的帶寬)。Altera Cyclone系列 FPGA具有所需的帶寬和處理能力,能夠處理當今HD WDR CMOS圖像傳感器產生的大量數(shù)據。在以前的設計中,HD WDR攝像機系統(tǒng)要求FPGA完成“前端”數(shù)據處理,而數(shù)字信號處理器或者ASSP處理“后端”視頻編碼?,F(xiàn)在,所有這些芯片都能夠被一片Altera? FPGA所替代。
Altera HD監(jiān)視IP攝像機參考設計的功能包括:
Apical ISP同類最佳的WDR處理“iridix”以及高級時域和空間噪聲抑制功能。
Apical“棋盤去馬賽克”內核,用于Altasens A3372E3-4T WDR模式。
"3A"功能,例如,在Altera Nios? II嵌入式軟核處理器上實現(xiàn)的自動曝光和自動白平衡功能。
Eyelytics的H.264視頻編碼器,具有主要類720線逐行每秒30幀,或者1080線逐行每秒15幀編碼能力。
Altera的三速以太網MAC知識產權內核。
由于不需要數(shù)字信號處理器或者ASSP,將所有這些功能集成到一片Altera FPGA中,設計人員減小了電路板面積,從而降低了成本,節(jié)省了功耗。Altera單芯片解決方案的功耗比以前的設計降低了50%以上。
在這一參考設計中捆綁了全套的知識產權,幫助設計人員迅速啟動攝像機開發(fā),開發(fā)時間縮短了近一年。所有攝像機設計人員需要做的工作是采用自己的特定功能來定制FPGA,例如,加入自己的軟件實現(xiàn)運動探測,全景、俯仰和放大控制等。
Altera 工業(yè)和汽車業(yè)務總監(jiān)Michael Samuelian說:“與視頻顯示行業(yè)非常相似,我們的監(jiān)視市場用戶希望有高質量的視頻圖像。Altera實現(xiàn)了完整的單芯片解決方案,不僅適應了從標準清晰度到高清晰,從標準CMOS傳感器到WDR CMOS傳感器的發(fā)展趨勢,而且?guī)椭O(jiān)視攝像機設計人員以高性價比在互聯(lián)網協(xié)議網絡上傳送高分辨率圖像,從而進一步發(fā)展了視頻監(jiān)視技術?!?/P>
評論