新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > Questa One軟件使用AI驗證復雜的芯片設計

Questa One軟件使用AI驗證復雜的芯片設計

—— 為了解決首次流片成功率下降的問題,Siemens Digital Industries Software 宣布推出 Questa One 軟件套件。
作者: 時間:2025-05-14 來源: 收藏

該套件由四個工具組成,旨在使用 驅動的自動化來提高 IC 設計的生產(chǎn)力,以加速。

本文引用地址:http://2s4d.com/article/202505/470405.htm

據(jù)西門子 EDA 數(shù)字技術副總裁兼總經(jīng)理 Abhi Kolpekwar 稱,ASIC 和 FPGA 設計的復雜性增加意味著首次流片成功率分別低至 14% 和 13%。更快的模擬器或發(fā)動機不足以減少流程和工作量以提高生產(chǎn)力,他繼續(xù)介紹該套件。

該套件支持從 IP 到 SoC 系統(tǒng)的大型復雜設計,旨在擴展高級 3D-IC、基于小芯片的設計和軟件定義架構。

該公司表示,第一個工具 將覆蓋率與通用方法約束的隨機測試生成相結合,覆蓋率比傳統(tǒng)測試平臺求解器快 50 倍。

DFT Simulation Acceleration 軟件是專為測試而設計的工具,它使用并行仿真軟件來加速門級 DFT 串行模式仿真。這與 Tessent 流式掃描網(wǎng)絡 (SSN) 架構集成。

西門子報告稱, Fault Simulation Acceleration 軟件的性能提高了 48 倍,并支持功能安全和 DFT 故障仿真應用。它還支持 Tessent 中的用戶定義故障建模 (UDFM) 功能。

為了提高生產(chǎn)力, Stimulus Free Verification 軟件將引擎和統(tǒng)一應用程序相結合,將復雜開源 SoC 級參考設計的處理時間從 24 小時以上縮短到 1 分鐘以內(nèi)。它集成了 20 種無刺激分析、 和自動化,以提供諸如帶有自動校正的 linting 和生成式 SVA 屬性創(chuàng)建和驗證等選項。

在公司收購 Avery 之后,它基于其 VIP 和高覆蓋率一致性測試套件 (CTS) 整合了 Questa One Avery 驗證 IP (VIP) 軟件。Questa One Sim 上的相同 CTS、測試平臺和激勵可以在 Veloce CS 仿真和原型開發(fā)系統(tǒng)上重復使用。

Questa One 工具將于今年 6 月推出。該公司表示,早期采用者報告了智能創(chuàng)建、智能回歸、智能分析、智能引擎和智能調(diào)試領域的階躍函數(shù)增益。



評論


相關推薦

技術專區(qū)

關閉