新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 減輕電磁干擾的常用方法

減輕電磁干擾的常用方法

—— 從屏蔽到優(yōu)化的過孔,工程師可以在他們的設計中采用許多常用的方法來降低 EMI。
作者: 時間:2025-03-25 來源:ED 收藏

本文介紹了有助于降低甚至消除煩人的 的方法,從而實現(xiàn)穩(wěn)健的電子設計。

本文引用地址:http://2s4d.com/article/202503/468555.htm

定義 EMC

電磁兼容性 (EMC) 定義為電氣設備和系統(tǒng)在電磁環(huán)境中有效運行的能力。

在需要 EMC 的系統(tǒng)中,組件將充當電磁源,旨在減少其干擾。通常容易受到干擾的組件將被加固以減少該問題。

當終端設備制造商集成來自不同供應商的組件時,確保干擾源和易受干擾電路能夠和諧共存的最佳方法是形成一套通用規(guī)則,其中干擾將限制在特定級別,易受干擾電路可以完全處理該級別的干擾。

降低方法

可以采用多種策略來降低 ,包括屏蔽、接地、濾波、元件選擇,甚至軟件調整。

具體來說,可以在產(chǎn)生 EMI 的電路周圍添加金屬屏蔽外殼。在某些情況下,通過封閉整個電路板可能更容易實現(xiàn)。根據(jù) EMI 的來源,電纜和連接器也可以進行屏蔽。

大多數(shù)時候,印刷電路板 (PCB) 上的接地層和接地層可以有效降低 EMI。當然,需要采用適當?shù)脑O計技術來避免接地回路。多層 PCB 可以利用接地拼接,使用過孔將不同層的接地層連接在一起。

低通濾波器、去耦電容、電感器和鐵氧體磁珠通常用于衰減不需要的高頻信號。包括這些類型的無源器件提供了一種消除對更昂貴屏蔽的需求的方法。

組件選擇和軟件調整可能會在某些應用程序中發(fā)揮作用。前者通常歸結為在線性或開關模式電源 (SMPS) 之間進行選擇。后者假設軟件積極參與設計的電源控制方面,例如電機控制系統(tǒng)或軟件定義無線電。

EMI:使用開關模式電源的價格

在大多數(shù)應用中,SMPS 可以從根本上提高線性穩(wěn)壓器的效率,但需要付出一定的代價。功率金屬氧化物半導體場效應晶體管 (MOSFET) 的開關通常是 EMI 的重要來源,可能會對可靠性產(chǎn)生負面影響。這種 EMI 是由不連續(xù)的輸入電流、開關節(jié)點上快速上升的轉換速率以及由于電源環(huán)路中的寄生電感而沿開關邊沿增加的振鈴產(chǎn)生的。

圖 1 以降壓轉換器拓撲為例,描述了這些元件中的每一個如何在不同的頻段中顯示自己。

開關模式電源中的 EMI 源圖1. 以下是開關模式電源 (SMPS) 中的 EMI 源示例。7解決 PCB EMI 問題

有各種類型的過孔可供選擇,例如電鍍通孔 (PTH) 過孔。PTH 通孔成本低且易于制造。但是,它有一個小缺點,即 “stubs” (這些是 via 的部分,不在預期 signal path 的部分)??梢詢?yōu)化多層 PCB 設計中的短截線諧振以減少損耗。

此類短截線可能會對高速信號特性產(chǎn)生不良影響,尤其是當問題導致數(shù)據(jù)速率明顯增長以及較厚 PCB 中短截線的長度時。Stub 將像諧振電路一樣工作,在特定的諧振頻率下存儲最高的能量。如果信號在該諧振頻率或接近該諧振頻率時具有強大的分量,則最終可能會導致信號顯著衰減(圖 2)。

Via stub resonance (過孔短截線諧振)

圖2. 所示為過孔短截線諧振。

這種過孔短截線的諧振頻率對信號的插入損耗有顯著影響,從而導致 EMI 問題。

這些問題的解決方案是調整短截線長度,使其影響發(fā)生 EMI 的頻點。通過優(yōu)化短截線長度以適應他們想要的頻率范圍,設計人員將能夠有效地控制有問題的 EMI。




關鍵詞: 電磁干擾 EMI

評論


相關推薦

技術專區(qū)

關閉