新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > PCB 布局來(lái)減少二次諧波失真

PCB 布局來(lái)減少二次諧波失真

作者: 時(shí)間:2023-07-06 來(lái)源: 收藏

值得一提的是,實(shí)際上,變壓器輸出不是理想的差分信號(hào)——兩個(gè)輸出之間可能存在相位和/或幅度不平衡。這些不平衡會(huì)增加二次諧波失真??梢钥闯?,二次諧波幅度受相位不平衡的影響比幅度不平衡的影響更嚴(yán)重。

本文引用地址:http://2s4d.com/article/202307/448364.htm

通過(guò)差分信號(hào)驅(qū)動(dòng)對(duì)稱結(jié)構(gòu)通常是抑制二次諧波的基本技術(shù)。讓我們看看這個(gè)技術(shù)是如何工作的。
   
假設(shè)我們的非線性電路是無(wú)記憶的(即任何時(shí)刻的輸出僅取決于同時(shí)的輸入)。我們可以使用以下等式來(lái)近似非線性輸入輸出特性:

PCB 布局來(lái)減少二次諧波失真

其中
分別是電路輸入和輸出信號(hào)。
在此等式中,系數(shù)
指定電路的線性增益,而
則表征二次諧波失真。為了分析二次諧波,我們可以忽略高階失真系數(shù)
并得到簡(jiǎn)化的方程:

PCB 布局來(lái)減少二次諧波失真

如果我們采用該電路的兩個(gè)副本,一個(gè)由輸入
 
激發(fā),另一個(gè)由
   
激發(fā),我們將獲得以下輸出:

PCB 布局來(lái)減少二次諧波失真

減去這兩個(gè)輸出,我們有:

PCB 布局來(lái)減少二次諧波失真

當(dāng)各個(gè)電路產(chǎn)生二次諧波時(shí),差分輸出可以理想地抑制失真分量。這是差分操作的一個(gè)非常重要的特性,并解釋了為什么由差分信號(hào)驅(qū)動(dòng)的差分電路不產(chǎn)生偶次諧波。
實(shí)際上,差分電路可能無(wú)法完全抑制偶次諧波。然而,與奇次諧波相比,差分結(jié)構(gòu)的偶次諧波通??梢院雎圆挥?jì)。
示例:差分 ADC 接口可以減少二次諧波
   
下圖顯示了一個(gè)示例應(yīng)用,其中使用兩個(gè)單端信號(hào)路徑創(chuàng)建與 ADS5500(TI的 14 位、125MSPS 模數(shù)轉(zhuǎn)換器)的差分接口。

PCB 布局來(lái)減少二次諧波失真


圖 1,圖片由TI提供。

變壓器將單端輸入轉(zhuǎn)換為差分信號(hào)。經(jīng)過(guò)變壓器后,兩條信號(hào)路徑完全相同。
   
值得一提的是,實(shí)際上,變壓器輸出不是理想的差分信號(hào)——兩個(gè)輸出之間可能存在相位和/或幅度不平衡。這些不平衡會(huì)增加二次諧波失真。可以看出,二次諧波幅度受相位不平衡的影響比幅度不平衡的影響更嚴(yán)重。



關(guān)鍵詞: PCB

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉