新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 業(yè)界動(dòng)態(tài) > UltraSoC在2019年嵌入式世界展(Embedded World 2019)上演示了高級(jí)多核調(diào)試技術(shù)

UltraSoC在2019年嵌入式世界展(Embedded World 2019)上演示了高級(jí)多核調(diào)試技術(shù)

作者: 時(shí)間:2019-02-27 來(lái)源:電子產(chǎn)品世界 收藏

  今天宣布,其UltraDevelop 2集成開發(fā)環(huán)境(IDE)現(xiàn)在可用于beta測(cè)試,并正在向合格的重點(diǎn)客戶提供試用。新IDE將于本周在德國(guó)紐倫堡舉辦的嵌入式世界展會(huì)(Embedded World 2019)上首次公開展示。

本文引用地址:http://2s4d.com/article/201902/398051.htm

  UltraDevelop 2于2018年10月推出,為系統(tǒng)級(jí)芯片(SoC)的開發(fā)團(tuán)隊(duì)提供了一個(gè)完整而全面的集成化開發(fā)環(huán)境(IDE):集成了調(diào)試、運(yùn)行控制和性能調(diào)優(yōu)功能,可為硬件、固件和軟件的運(yùn)行提供集成化的視圖,以及高級(jí)異常檢測(cè)、可視化和數(shù)據(jù)科學(xué)等功能。 UltraDevelop 2利用系統(tǒng)級(jí)的片上監(jiān)控和分析基礎(chǔ)架構(gòu)的巨大潛力,為芯片和系統(tǒng)開發(fā)人員提供可操作的洞察力,從而大幅降低開發(fā)成本和縮短產(chǎn)品上市時(shí)間,并改善最終產(chǎn)品的整體質(zhì)量。

  Microchip的子公司Microsemi的產(chǎn)品架構(gòu)和規(guī)劃主管Ted Speers表示:“的系統(tǒng)級(jí)方案為我們的?Mi-V?生態(tài)系統(tǒng)的做出了重要貢獻(xiàn)。 我們最近發(fā)布的PolarFire SoC架構(gòu)的關(guān)鍵架構(gòu)性特性之一就是廣泛的調(diào)試能力。 UltraSoC正是采用UltraDevelop 2提供的這種方法,采用單個(gè)控制器就可覆蓋以CPU為中心的和系統(tǒng)級(jí)的可視性,因而對(duì)于當(dāng)今的SoC開發(fā)人員至關(guān)重要:現(xiàn)在我們還可以跨越整個(gè)工程設(shè)計(jì)周期,為客戶在流片前和流片生產(chǎn)后的開發(fā)工作提供同一種共同視圖和體驗(yàn)?!?/p>

  UltraDevelop 2完善了UltraSoC的片上監(jiān)控和分析硬件,降低了芯片設(shè)計(jì)和系統(tǒng)開發(fā)成本,并提高可靠性并縮短了形成最終產(chǎn)品的時(shí)間。 UltraDevelop 2的系統(tǒng)級(jí)整體開發(fā)方法意味著開發(fā)人員能夠在任何抽象級(jí)別上查看和分析軟件和硬件之間的交互。 除了UltraSoC專有技術(shù)外,UltraDevelop 2還利用了Imperas和Percepio提供的技術(shù),他們均為UltraSoC的戰(zhàn)略合作伙伴。

  UltraSoC首席技術(shù)官Gajinder Panesar評(píng)論道:“自從我們推出UltraDevelop 2以來(lái),技術(shù)合作伙伴們和SoC客戶們一直都非常熱衷于利用該新軟件套件的優(yōu)勢(shì),來(lái)更好地利用UltraSoC的嵌入式分析和監(jiān)控技術(shù)。 我們成功的關(guān)鍵是與領(lǐng)先的客戶和合作伙伴密切合作,以盡可能地提供最佳解決方案?!?/p>

  Semico Research Corp 的ASIC和SoC首席分析師Rich Wawrzyniak最近就UltraDevelop 2做出了評(píng)論:“這些新工具預(yù)示著復(fù)雜的'嵌入式分析'作為一種設(shè)計(jì)功能的出現(xiàn),有可能對(duì)開發(fā)團(tuán)隊(duì)的效率產(chǎn)生重大的、積極的影響,并降低日益上升的SoC成本。”

  基于Percepio的Tracealyzer功能,UltraDevelop 2為工程師提供了硬件操作和高級(jí)軟件執(zhí)行的集成化可視性。對(duì) Imperas的多處理器調(diào)試器的集成,使UltraDevelop 2能夠支持多核、多線程平臺(tái),包括利用了不同處理器架構(gòu)的內(nèi)核組合,支持開發(fā)復(fù)雜的異構(gòu)系統(tǒng);隨著開發(fā)人員為滿足特定的功能及應(yīng)用而在SoC中混合和配置各種CPU,這些系統(tǒng)正變得越來(lái)越普遍。

  打造UltraDevelop 2的目的,是為了給SoC設(shè)計(jì)人員在選擇開發(fā)平臺(tái)時(shí)提供功能和靈活性的最佳組合,并且有能力對(duì)來(lái)自Arm、MIPS和等供應(yīng)商的20多種處理器架構(gòu)進(jìn)行實(shí)時(shí)運(yùn)行控制。 開發(fā)人員可以從UltraSoC現(xiàn)有的合作伙伴(如Lauterbach)處獲得和部署第三方工具,并支持底層的UltraSoC硬件功能; 或者他們可以選擇UltraSoC提供的預(yù)集成配置。

  有關(guān)UltraDevelop 2在嵌入式世界展會(huì)(Embedded World)上的更多信息,或者預(yù)約相關(guān)會(huì)議,請(qǐng)聯(lián)系jo.windel@ultrasoc.com預(yù)約。 UltraSoC的展示在位于3A 展廳的 3A-536的基金會(huì)展區(qū)(RISC-V Foundation Pavilion )。

  有關(guān)UltraDevelop 2的更多信息,請(qǐng)?jiān)L問(wèn)我們的網(wǎng)站.



關(guān)鍵詞: UltraSoC RISC-V

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉