新聞中心

EEPW首頁(yè) > EDA/PCB > 業(yè)界動(dòng)態(tài) > 英特爾Core、Atom處理器路線圖解析,未來(lái)處理器將不依賴于最先進(jìn)工藝

英特爾Core、Atom處理器路線圖解析,未來(lái)處理器將不依賴于最先進(jìn)工藝

作者: 時(shí)間:2018-12-26 來(lái)源:愛(ài)集微 收藏
編者按:近段時(shí)間以來(lái),英特爾10nm產(chǎn)品出現(xiàn)了延遲,據(jù)說(shuō)是英特爾采用了新的方法來(lái)將IP與工藝技術(shù)分離。

  更下一代的Xmont(也就是說(shuō)還未定下名稱),仍在規(guī)劃其功能和性能提升。

本文引用地址:http://2s4d.com/article/201812/396052.htm

  上述只是微體系結(jié)構(gòu)的名稱。這些內(nèi)核所使用的實(shí)際芯片可能會(huì)有不同的名稱,這意味著芯片可能是Core架構(gòu)而以Lake命名,例如,Ice Lake將是Sunny Cove核心。

  最后,公司處理器核心與視覺(jué)計(jì)算高級(jí)副總裁Raja Koduri表示,將其微體系結(jié)構(gòu)更新分為通用性能提升和特殊用途性能提升兩個(gè)不同的部分。通用性能更新為原始IPC(每時(shí)鐘指令)吞吐量或頻率增加,另一種是特殊用途性能提升,這意味著可以通過(guò)其他加速方法(如專用IP或?qū)S弥噶?來(lái)改進(jìn)特定方案中使用的某些工作負(fù)載。無(wú)論代碼如何,這兩者中的任何一個(gè)的增加都會(huì)導(dǎo)致性能提升,而未來(lái)的微體系架構(gòu)將不依賴于最先進(jìn)的工藝制程,最新產(chǎn)品將以當(dāng)時(shí)可用的最佳工藝技術(shù)推向市場(chǎng)。因此,我們可能會(huì)看到一些核心設(shè)計(jì)跨越不同的工藝節(jié)點(diǎn)。

  近段時(shí)間以來(lái),英特爾10nm產(chǎn)品出現(xiàn)了延遲,對(duì)此Raja Kodur表示,英特爾的產(chǎn)品將與晶體管能力(即工藝制程)脫鉤。英特爾在10nm上擁有強(qiáng)大的IP,如果將其用于14nm將會(huì)實(shí)現(xiàn)更好的性能。而英特爾采用了新的方法來(lái)將IP與工藝技術(shù)分離。他強(qiáng)調(diào),客戶購(gòu)買的是產(chǎn)品,而不是“晶體管”。

  至于如何確保未來(lái)不再發(fā)生延遲的情況,英特爾首席工程官兼技術(shù)、系統(tǒng)架構(gòu)和客戶端產(chǎn)品業(yè)務(wù)總裁Murthy Renduchintala補(bǔ)充說(shuō),現(xiàn)在必須確保我們的IP并不是局限在某個(gè)工藝節(jié)點(diǎn)的,跨越多個(gè)工藝節(jié)點(diǎn)實(shí)現(xiàn)IP可移植性的能力非常重要。英特爾將繼續(xù)在設(shè)計(jì)中承擔(dān)巨大的風(fēng)險(xiǎn),但是也會(huì)有應(yīng)變措施,需要盡可能多地制定無(wú)縫銜接的路線圖,以避免類似情況,并確保在有需要時(shí)盡快執(zhí)行這些路線圖以滿足客戶的期望。

  他解釋,未來(lái)的工藝節(jié)點(diǎn)應(yīng)用,例如10nm、7nm將比以往具有更多的重疊,以保持產(chǎn)品設(shè)計(jì)的流暢。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: 英特爾 Atom

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉