新聞中心

EEPW首頁 > 電源與新能源 > 設(shè)計應(yīng)用 > 電源設(shè)計過程中的EMI抑制要素講解

電源設(shè)計過程中的EMI抑制要素講解

作者: 時間:2018-08-10 來源:網(wǎng)絡(luò) 收藏

一直是一個讓設(shè)計者們困惑不已的問題。大部分電路設(shè)計終究都會需要考慮的問題,而是否合格將關(guān)系到產(chǎn)品能夠最終上市。因此設(shè)計者們都希望在設(shè)計制造過程中就能最大程度上的降低,本文就將對如何通過抑制來降低電源的干擾來進行講解。

本文引用地址:http://2s4d.com/article/201808/386372.htm

EMI抑制

用于降低來自開關(guān)模式電源轉(zhuǎn)換器設(shè)計的輻射EMI之替代方法而面臨著其他的難題。一種傳統(tǒng)方法是在電源解決方案周圍增設(shè)EMI屏蔽,其將在金屬外殼內(nèi)包含一個EMI場。然而,EMI屏蔽會增加設(shè)計復雜性、尺寸和成本。在開關(guān)節(jié)點上(VSW)布設(shè)一個RC減振器電路可幫助減小電壓尖峰和后續(xù)的振鈴。可是增設(shè)一個減振器電路將降低工作效率,從而增加功率耗散,導致環(huán)境溫度和PCB溫度升高。

最后一種對策是采取優(yōu)良的PCB布局方案,包括使用局部低ESR陶瓷去耦電容器,并為所有的大電流通路采用簡短的PCB走線間隔,以最大限度地抑制寄生效應(yīng),不過代價是增加了工程設(shè)計時間并延緩了產(chǎn)品的上市進程??偟恼f來,為了同時滿足尺寸、效率、熱耗散和EMI規(guī)格要求,工程師必需具備豐富的經(jīng)驗并做出艱難的權(quán)衡取舍,特別是在高輸入電壓、高輸出功率應(yīng)用中(原因如上所述)。為了評估折衷策略和設(shè)計一款符合EMI標準并滿足所有系統(tǒng)要求的電源轉(zhuǎn)換器,電路設(shè)計人員常常需要花費大量的時間和精力。

通過以上的介紹可以看到,如果想要達到完美的EMI抑制效果,需要工程師擁有非常全面的電源知識,并且能夠為了達到抑制電磁干擾的目的而權(quán)衡利弊犧牲掉一些其他的性能,即便最終順利完成也需要耗費設(shè)計者大量的時間和精力。



關(guān)鍵詞: EMI 電磁干擾 電源設(shè)計

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉