Silicon Labs PCI Express Gen 4時(shí)鐘為數(shù)據(jù)中心和消費(fèi)類產(chǎn)品設(shè)計(jì)確立新的性能標(biāo)桿
Silicon Labs(亦稱“芯科科技”,NASDAQ:SLAB)日前宣布針對(duì)PCI Express? (PCIe?) Gen 1/2/3/4應(yīng)用推出一系列具有業(yè)界最低抖動(dòng)、最高集成度、最低功耗的時(shí)鐘發(fā)生器產(chǎn)品。Silicon Labs新型Si522xx PCIe時(shí)鐘發(fā)生器滿足PCIe Gen 4的嚴(yán)格要求且提供20%的抖動(dòng)裕度,同時(shí)為PCIe Gen 3抖動(dòng)規(guī)格提供60%的抖動(dòng)裕度。開發(fā)人員現(xiàn)在可以信心十足地采用Silicon Labs PCIe時(shí)鐘設(shè)計(jì)出符合PCIe標(biāo)準(zhǔn)的解決方案,而且可以獲得最大限度的抖動(dòng)裕度,降低產(chǎn)品開發(fā)風(fēng)險(xiǎn)。
本文引用地址:http://2s4d.com/article/201709/364940.htm
憑借兼容PCIe Gen 4和高達(dá)12路時(shí)鐘輸出,Si522xx時(shí)鐘非常適合在數(shù)據(jù)中心應(yīng)用中提供低抖動(dòng)PCIe時(shí)鐘生成和分發(fā),無需添加額外的獨(dú)立時(shí)鐘緩沖器。除了提供一流的抖動(dòng)裕度外,Si522xx時(shí)鐘完全符合PCIe Gen 4通用時(shí)鐘和獨(dú)立展頻分離參考(SRIS)架構(gòu)。
Si522xx器件輸出驅(qū)動(dòng)器利用了Silicon Labs創(chuàng)新的推挽式HCSL技術(shù),消除了采用傳統(tǒng)恒流輸出驅(qū)動(dòng)器技術(shù)的PCIe時(shí)鐘所需的片外終端電阻。內(nèi)部電源濾波能夠防止電源噪聲降低時(shí)鐘抖動(dòng)性能,器件數(shù)量和占板面積與競(jìng)爭解決方案相比減少30%。
設(shè)計(jì)電池供電應(yīng)用(例如數(shù)碼相機(jī))的開發(fā)人員特別關(guān)注功耗。2路輸出的Si52202時(shí)鐘特別針對(duì)低功耗1.5-1.8V應(yīng)用進(jìn)行了優(yōu)化,為PCIe應(yīng)用提供業(yè)界最低功耗。它采用小尺寸3mmx 3mm 20-QFN封裝,器件尺寸比競(jìng)爭解決方案小45%。
Silicon Labs時(shí)鐘產(chǎn)品高級(jí)營銷總監(jiān)James Wilson表示:“Silicon Labs持續(xù)推動(dòng)PCI Express時(shí)鐘的創(chuàng)新、性能和集成度。隨著Si522xx系列產(chǎn)品的發(fā)布,我們現(xiàn)在可以完全滿足整個(gè)PCIe應(yīng)用需求,覆蓋從服務(wù)器和存儲(chǔ)到工業(yè)和消費(fèi)類應(yīng)用?!?/p>
由于時(shí)鐘抖動(dòng)是所有PCIe應(yīng)用的關(guān)鍵設(shè)計(jì)參數(shù),Silicon Labs為開發(fā)人員提供了免費(fèi)的PCIe Gen 1/2/3/4抖動(dòng)測(cè)量工具,請(qǐng)瀏覽網(wǎng)站:www.silabs.com/pcie-learningcenter
價(jià)格和供貨
Si522xx PCIe時(shí)鐘發(fā)生器系列產(chǎn)品已經(jīng)量產(chǎn),可提供樣片,支持多種輸出路數(shù)選項(xiàng)。Si52212、Si52208和Si52204時(shí)鐘提供12、8和4路100MHz PCIe時(shí)鐘輸出,以及1路25MHz LVCMOS參考時(shí)鐘輸出。Si52202時(shí)鐘支持2路100MHz PCIe時(shí)鐘輸出。樣片可在2周內(nèi)發(fā)貨,量產(chǎn)產(chǎn)品可在4周內(nèi)發(fā)貨。
在一萬片訂購數(shù)量下,2路輸出器件單價(jià)為1.27美元起,12路輸出器件單價(jià)為2.76美元起。Silicon Labs新型Si52204-EVB開發(fā)套件提供快速、方便的PCIe時(shí)鐘評(píng)估,零售價(jià)格為140美元。有關(guān)Si522xx PCIe時(shí)鐘系列產(chǎn)品或訂購樣片和開發(fā)套件的更多信息,請(qǐng)瀏覽網(wǎng)站:www.silabs.com/pcie-clocks
評(píng)論