新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > Xilinx聯(lián)盟計劃合作伙伴的最新最佳技術(shù)

Xilinx聯(lián)盟計劃合作伙伴的最新最佳技術(shù)

作者: 時間:2016-10-16 來源:網(wǎng)絡(luò) 收藏

重點介紹了聯(lián)盟合作伙伴生態(tài)系統(tǒng)的最新技術(shù)更新

本文引用地址:http://2s4d.com/article/201610/308332.htm

聯(lián)盟計劃是指與合作推動全可編程技術(shù)發(fā)展的認證公司組成的全球性生態(tài)系統(tǒng)。賽靈思創(chuàng)建了這個生態(tài)系統(tǒng),旨在利用開放平臺和標準以滿足客戶需求并致力于幫助它取得長期成功。包括IP提供商、EDA廠商、嵌入式軟件提供商、系統(tǒng)集成商和硬件供應(yīng)商等在內(nèi)的賽靈思聯(lián)盟成員助力提升您的設(shè)計生產(chǎn)力,同時最大限度地降低風險。下面為您分享一些精彩案例。

面向ZYNQ ULTRASCALE+ MPSOC的基于LINUX的多核框架

鑒于即將推出的賽靈思Zynq® Ultra-Scale+™ MPSoC具備更高的容量、性能和復(fù)雜度,因此應(yīng)用開發(fā)人員需要采用新的改進的軟件開發(fā)范式來有效管理并充分發(fā)揮該器件提供的異構(gòu)處理能力。

Mentor Graphics的Mentor嵌入式多核框架作為一種支持基礎(chǔ)結(jié)構(gòu)可以管理計算資源的生命周期以及異構(gòu)多處理環(huán)境中的處理器間通信。Mentor產(chǎn)品組合的初始集成展示了在管理生命周期和通信的四核ARM® Cortex™-A53上運行的SMP Linux。Nucleus RTOS運行于采用Mentor嵌入式多核框架的ARM Cortex-R5內(nèi)核上。

Mentor的Sourcery Codebench工具可提供一種用來設(shè)計非對稱多處理 (AMP) 系統(tǒng)的集成開發(fā)環(huán)境。開發(fā)人員在對異構(gòu)內(nèi)核上的異構(gòu)軟件環(huán)境進行調(diào)試和特性描述時需要面對特有的挑戰(zhàn)。Mentor的嵌入式開發(fā)工具為用戶避免了這些復(fù)雜問題,并使用戶深入了解系統(tǒng)運行時間。這些工具包括如下:

• 用于在AMP系統(tǒng)中進行資源分區(qū)的工具(今年晚些時候供貨)

• 用于構(gòu)建和封裝遠程固件/應(yīng)用程序的工具

• 用于調(diào)試AMP系統(tǒng)中出現(xiàn)的每個軟件環(huán)境的IDE

• 能對每個OS/應(yīng)用環(huán)境進行特性描述并以統(tǒng)一的時間基準來分析數(shù)據(jù)的工具

如需了解更多信息,敬請訪問網(wǎng)址 http://www.mentor.com/embedded-software/.

MATHWORKS擴大對 ZYNQ-7000全可編程SOC的支持

賽靈思聯(lián)盟計劃成員MathWorks在2014b版本中擴大了對賽靈思Zynq-7000全可編程SoC的支持。最新版MATLAB®和Simulink®使工程師和科研人員能夠在統(tǒng)一工具環(huán)境中利用基于模型的設(shè)計更自信地加快生產(chǎn)進度。

MathWorks與賽靈思一致保持密切合作,共同進行技術(shù)開發(fā),成功向市場推出了這種創(chuàng)新型指導(dǎo)流程。該工作流程可借助自動生成的C語言代碼和HDL代碼,便于客戶開發(fā)和仿真算法,迅速完成驗證并部署到Zynq上。該方法充分利用Zynq SoC的雙核ARM Cortex-A9處理器以及強大的可編程邏輯架構(gòu),使工程師和科研人員能夠在單個芯片上設(shè)計并實現(xiàn)算法,從而減少最終系統(tǒng)的板級空間和功耗。

除了對于賽靈思ISE®設(shè)計套件和Zynq智能驅(qū)動套件的已有支持外,最新版本還能與賽靈思Vivado®設(shè)計套件和Zynq SDR開發(fā)平臺進行集成。這樣,工程師和科研人員就可在硬件開發(fā)平臺上快速實現(xiàn)原型設(shè)計,然后用Vivado設(shè)計套件將生成的C和HDL代碼整合到生產(chǎn)環(huán)境。

MATLAB 2014b版本現(xiàn)可立即提供對賽靈思SoC的擴展支持。

此外,MathWorks還提供為期兩天的培訓(xùn)課程,以幫助工程師快速掌握和使用該技術(shù)。如需了解更多信息,敬請訪問2014b版本亮點介紹頁。

INTELLIPROP發(fā)布針對賽靈思7系列和ULTRASCALE FPGA的NVME IP核

賽靈思聯(lián)盟成員IntelliProp與賽靈思協(xié)作推出行業(yè)標準NVMe主機接口和器件接口IP核。IntelliProp的NVMe Host (IPC-NV164-HI)和NVMe Device (IPC-NV163-DT) 內(nèi)核使得與賽靈思FPGA上實現(xiàn)的PCIe®存儲設(shè)計的通信成為可能。IntelliProp的NVMe IP核完全符合非易失性存儲器Express行業(yè)規(guī)范。它們提供具有一個處理器接口的應(yīng)用層,以實現(xiàn)對寄存器和存儲器的訪問。這兩款I(lǐng)P核支持到系統(tǒng)總線的連接,能實現(xiàn)無縫的IP訪問并可方便地與任何系統(tǒng)設(shè)計集成。它們充分發(fā)揮賽靈思7系列和UltraScale FPGA中硬PCIe模塊的功能,并支持Verilog和VHDL語言。

IntelliProp的NVMe內(nèi)核可集成到7系列和UltraScale FPGA中,以提供行業(yè)兼容型PCIe Gen1、Gen2或Gen3接口。NVMe Host IP核通過與NVMe兼容型主機應(yīng)用集成,實現(xiàn)與NVMe驅(qū)動器連接,進而可以向系統(tǒng)存儲器隊列發(fā)送命令并與端點設(shè)備的寄存器組進行交互。NVMe Device IP核提供一個用以處理主機命令和執(zhí)行PCIe數(shù)據(jù)管理任務(wù)的NVMe兼容型器件應(yīng)用。兩款I(lǐng)P核都用來實現(xiàn)主機系統(tǒng)存儲器與PCIe 連接器件間的高效數(shù)據(jù)移動。

用戶應(yīng)用程序可通過Vivado設(shè)計套件創(chuàng)建,并針對IP Integrator來封裝,利用參考設(shè)計實現(xiàn)快速開發(fā)。IntelliProp的IP核在定價上頗具競爭力,可立即訂購。敬請訪問http://www.intelliprop.com或info@intelliprop.com了解產(chǎn)品詳情和訂購選擇。

TOPIC通過網(wǎng)上購物加速嵌入式開發(fā)

賽靈思高級合作伙伴Topic Embedded Solutions開了一個銷售高質(zhì)量嵌入式解決方案的網(wǎng)上商店。該公司提供集成解決方案的完整模塊化產(chǎn)品組合,旨在顯著縮短開發(fā)周期。

首先,基于的Miami SoM是一款可直接編程和使用的工業(yè)級模塊,標配有啟動快速的完整主線Linux板支持包(BSP)。板支持包不斷更新,可在線提供,確保客戶保持最新的Linux軟件開發(fā)。

完整的Florida載板系列可與Topic的SoM實現(xiàn)全系統(tǒng)集成。針對醫(yī)療和常規(guī)應(yīng)用的專用載板提供豐富的現(xiàn)成功能,可滿足開發(fā)、原型設(shè)計甚至生產(chǎn)需求。載板的完整原理圖和布局圖在購買時配套提供,以確??焖俸统晒Φ貙崿F(xiàn)集成。

Topic剛剛還發(fā)布了一款新的PCIe版本Florida載板,理想適用于視頻、信號或高速數(shù)據(jù)處理等數(shù)據(jù)加速應(yīng)用。

越來越多的全集成開發(fā)套件可簡化研究、原型設(shè)計和快速工程設(shè)計。這些套件包含觸摸屏、專用I/O、所有相關(guān)線纜和參考設(shè)計。

您可通過Topic的全球分銷合作伙伴,以及在Topic網(wǎng)上商店www.topicproducts.com上找到Topic嵌入式產(chǎn)品。



關(guān)鍵詞: 賽靈思 Zynq SoC

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉