新聞中心

EEPW首頁(yè) > 汽車電子 > 設(shè)計(jì)應(yīng)用 > CIS時(shí)基運(yùn)算

CIS時(shí)基運(yùn)算

作者: 時(shí)間:2012-07-18 來(lái)源:網(wǎng)絡(luò) 收藏

WaveExpert 的最大記錄長(zhǎng)度是512 MS,采樣率幾乎是固定的10 MS/s。沒(méi)有被觸發(fā),但要求與輸入波形同步的外部時(shí)鐘。必須把125 MHz到13.5 GHz的時(shí)鐘頻率連接到預(yù)定標(biāo)器輸入上,把62.5 MHz到125 MHz的時(shí)鐘頻率連接到觸發(fā)輸入上。不支持62.5 MHz以下的時(shí)鐘。

本文引用地址:http://2s4d.com/article/196656.htm

時(shí)基使用鎖相環(huán)(PLL),把大約2.56 GHz的內(nèi)部時(shí)鐘同步到外部時(shí)鐘輸入上。但是,同步是不確切的。它與外部時(shí)鐘相差已知的量,基于一種算法,在PLL中設(shè)置相應(yīng)的小數(shù)。額外的Divide By 256會(huì)從內(nèi)部2.56 GHz時(shí)鐘生成大約10 MHz選通。這個(gè)選通驅(qū)動(dòng)一個(gè)采樣器,采樣器以計(jì)算的大約10 MS/s速率對(duì)輸入波形采樣。采樣之間的時(shí)間大約為100 ns。采樣之間將通過(guò)多個(gè)輸入波形周期。它不要求觸發(fā),一旦時(shí)基同步到外部時(shí)鐘上,可以以大約10 MS/s速率采集所需的多個(gè)樣點(diǎn)。注意,采集4 MS的樣點(diǎn)需要0.4秒。

CIS時(shí)基需要多個(gè)控制輸入,包括Bit Rate, PLL Bandwidth, Pattern Length, Samples/UI和Ext. Divider。

Bit Rate

Bit Rate控制功能必須設(shè)置成碼型的位速率或頻率,即使碼型是簡(jiǎn)單的正弦波或方波。下面是位速率設(shè)置成9 GHz、而不是10 GHz時(shí)的10 GHz正弦波實(shí)例。顯示畫面不能識(shí)別為一個(gè)碼型。

注意水平描述符框中的失鎖指示燈是紅色,表明輸入時(shí)鐘速率與Bit Rate不同。作為示波器用戶,您必須在Bit Rate控制框中鍵入輸入信號(hào)的位速率或頻率。

11.jpg

PLL Bandwidth

CIS時(shí)基有一個(gè)PLL,把選通輸出同步到時(shí)鐘輸入上。PLL有兩種帶寬設(shè)置:Low和High,分別對(duì)應(yīng)大約10 kHz和1 MHz,其使用PLL Bandwidth控制功能設(shè)置。CIS時(shí)基在Low設(shè)置上的時(shí)間抖動(dòng)最低。如果想測(cè)量10 kHz以上的信號(hào)輸入中的所有抖動(dòng),那么應(yīng)使用Low設(shè)置。PLL將追蹤DC到10 kHz的任意抖動(dòng),抖動(dòng)將不會(huì)出現(xiàn)在被測(cè)信號(hào)上。如果想測(cè)量1 MHz以上的輸入信號(hào)中的所有抖動(dòng),追蹤DC到1 MHz的抖動(dòng),那么應(yīng)使用High設(shè)置。

Pattern Length

通過(guò)在Std. Pattern選擇框中設(shè)置Custom,或從提供的多個(gè)標(biāo)準(zhǔn)中選擇一個(gè)標(biāo)準(zhǔn),可以選擇信號(hào)的碼型長(zhǎng)度。

下圖是PRBS7和127的碼型長(zhǎng)度。CIS擁有杰出的功能,可以在沒(méi)有觸發(fā)源的情況下顯示偽隨機(jī)碼型信號(hào)源。下面是長(zhǎng)127位或27-1位的2 Gbit/s偽隨機(jī)碼型一部分的屏幕截圖。

22.jpg

可以在某些限制下采集最長(zhǎng)231–1或2147483647位的任意碼型長(zhǎng)度。

Samples/UI

可以使用Sample Density控制功能,改變每個(gè)位周期或單位間隔(UI)的樣點(diǎn)數(shù)量。這個(gè)信號(hào)與上面8 S/UI時(shí)的信號(hào)相同。

33.jpg

注意碼型中的水平位置與第一個(gè)屏幕截圖中不同。在樣點(diǎn)密度變化時(shí),會(huì)重新編程內(nèi)部PLL,相對(duì)于外部2 GHz時(shí)鐘改變內(nèi)部2.56 GHz時(shí)鐘的相位。結(jié)果是碼型的開始相位未知。只要Sample Density和Bit Rate不變或外部信號(hào)不變,那么相位將保持相同。

Ext. Divider

某些碼型發(fā)生器擁有的輸出時(shí)鐘是除以碼型位速率的時(shí)鐘。注意在上面的屏幕截圖中,Ext. Divider控制功能后面跟著一個(gè)輸入時(shí)鐘速率指示器,顯示到采樣示波器的實(shí)際時(shí)鐘輸入。

CIS Jitter

CIS時(shí)基擁有250 fs rms的時(shí)間抖動(dòng)。這只能使用低抖動(dòng)信號(hào)源測(cè)量,信號(hào)源要擁有足夠大的幅度和足夠高的頻率,以保證垂直噪聲不會(huì)導(dǎo)致抖動(dòng)。我們使用幅度大約為6 dBm的10 GHz正弦波測(cè)量抖動(dòng)。信號(hào)源是安立合成信號(hào)源生成的正弦波。這個(gè)信號(hào)源的估計(jì)抖動(dòng)小于150 fs rms。

下面是CIS時(shí)基采集的10 GHz正弦波的屏幕截圖。

44.jpg

下面是測(cè)量CIS時(shí)基抖動(dòng)使用的技術(shù)。把示波器連接到低噪聲正弦波信號(hào)源上。這是使用的設(shè)置。

圖示內(nèi)容:

Power splitter: 功率分配器

Low Noise 10 GHz sinewave: 低噪聲10 GHz正弦波

55.jpg

以下述方式設(shè)置示波器(參見(jiàn)下面的屏幕截圖)。設(shè)置F1 = C1, F2 = eres(F1)-F1和F4 = eres(F1)。在這兩個(gè)數(shù)學(xué)函數(shù)中,Eres都設(shè)置成3。使用F1 = C1,可以通過(guò)改變F1的來(lái)源,簡(jiǎn)便地改變測(cè)量通道。

數(shù)學(xué)函數(shù)F2平滑正弦波,去掉噪聲,然后減去原來(lái)的正弦波,只剩下噪聲。注意屏幕下面粉紅色的F2曲線顯示了零相交時(shí)的噪聲,以及正弦波峰值時(shí)非常小的噪聲。F2上屏幕中間的參數(shù)P1測(cè)量噪聲的標(biāo)準(zhǔn)偏差。P1右面的門和左面的門移動(dòng)到屏幕中間±0.2格內(nèi)。

參數(shù)P2測(cè)量數(shù)學(xué)函數(shù)F4中平滑后的正弦波的轉(zhuǎn)換速率。P2右面的門和左面的門移動(dòng)到屏幕中央附近,測(cè)量被測(cè)的同一個(gè)邊沿的轉(zhuǎn)換速率。

P3使用參數(shù)演算,得到P1和P2之比,計(jì)算rms抖動(dòng)。

在信號(hào)幅度很小時(shí),必須考慮采樣器的電壓噪聲。例如,在上面的設(shè)置中,采樣器的電壓噪聲約為0.7 mV rms。從F2測(cè)得的標(biāo)準(zhǔn)偏差中減去這個(gè)積分值,得到實(shí)際標(biāo)準(zhǔn)偏差值:

實(shí)際標(biāo)準(zhǔn)偏差= sqrt(5.145742-0.72)=5.098 mV rms.

抖動(dòng)從216.55 fs變成214.5 fs,略微調(diào)節(jié)了抖動(dòng)。但是,如果正弦波的幅度下降,那么在零相交時(shí)測(cè)得的標(biāo)準(zhǔn)偏差將下降,現(xiàn)在采樣器模塊0.7 mV rms的電壓噪聲變得更加重要。如果降低正弦波的頻率,也會(huì)發(fā)生這種情況,轉(zhuǎn)換速率會(huì)下降,從而噪聲在零相交時(shí)的標(biāo)準(zhǔn)偏差會(huì)再次下降。

如果使用更高帶寬的采樣器,電壓噪聲將更大,在使用上述技術(shù)測(cè)量抖動(dòng)時(shí),即使幅度相同,可能仍不得不考慮電壓噪聲。

66.jpg

下面是同一設(shè)置,但PLL Bandwidth設(shè)置成High。

77.jpg

增加的抖動(dòng)是由于積分時(shí)在DC到1 MHz的時(shí)基抖動(dòng)中增加的信號(hào)源抖動(dòng)引起的。在正弦波零相交時(shí),可以很容易看到時(shí)間抖動(dòng)。再次注意,在正弦波的峰值上噪聲非常小,說(shuō)明了由于信號(hào)源和采樣模塊導(dǎo)致的垂直噪聲很低。



關(guān)鍵詞: CIS 時(shí)基 運(yùn)算

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉