新聞中心

EEPW首頁(yè) > 測(cè)試測(cè)量 > 設(shè)計(jì)應(yīng)用 > 一種2 Gsps數(shù)字示波器數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

一種2 Gsps數(shù)字示波器數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

作者: 時(shí)間:2009-12-10 來(lái)源:網(wǎng)絡(luò) 收藏


是數(shù)字存儲(chǔ)示波器的核心部分,在示波器采集控制電路的控制下,將待測(cè)的模擬信號(hào)量化后進(jìn)行緩存,供示波器軟件系統(tǒng)進(jìn)行數(shù)據(jù)的處理、運(yùn)算、顯示。隨著計(jì)算機(jī)技術(shù)的不斷發(fā)展,高速ADC的性能不斷提高,功能強(qiáng)大的DSP信號(hào)處理的實(shí)時(shí)性越來(lái)越強(qiáng),可編程的邏輯器件的性能不斷提升,為示波器的實(shí)現(xiàn)提供了一個(gè)可靠而且實(shí)用的數(shù)字平臺(tái)。相應(yīng)的,數(shù)據(jù)采集系統(tǒng)的采樣速率、存儲(chǔ)深度、波形捕獲能力、鑒別能力等指標(biāo)也在不斷提高。國(guó)際上,示波器行業(yè)像安捷倫、泰克等公司在數(shù)字存儲(chǔ)示波器市場(chǎng)上占據(jù)了主導(dǎo)地位,均有實(shí)時(shí)采樣率達(dá)到幾十的示波器面市,但是由于受到器件和工藝的限制,國(guó)內(nèi)實(shí)現(xiàn)真正的高速高分辨率的數(shù)據(jù)采集系統(tǒng)還具有比較大的困難。
本文采用ADC+高頻時(shí)鐘電路+FPGA+DSP的結(jié)構(gòu)模式,設(shè)計(jì)了一種實(shí)時(shí)采樣率為2 的數(shù)字存儲(chǔ)示波器數(shù)據(jù)采集系統(tǒng),為國(guó)內(nèi)高速高分辨率的數(shù)據(jù)采集系統(tǒng)的研制提供了一個(gè)參考方案。

本文引用地址:http://2s4d.com/article/195612.htm


1 關(guān)鍵器件選擇
DSO數(shù)據(jù)采集系統(tǒng)的主要技術(shù)指標(biāo):a)雙輸入通道同時(shí)工作,每通道最高實(shí)時(shí)采樣率達(dá)到2 ;b)垂直分辨率8 bit;c)存儲(chǔ)深度:8 MB/CH。整個(gè)系統(tǒng)的關(guān)鍵器件包括ADC、高頻時(shí)鐘芯片、FPGA、DSP、SRAM。通過(guò)對(duì)目標(biāo)系統(tǒng)主要技術(shù)指標(biāo)的分析,結(jié)合數(shù)字存儲(chǔ)示波器的應(yīng)用特性,選擇了以下一系列器件。
數(shù)據(jù)采集系統(tǒng)要求達(dá)到的最高實(shí)時(shí)采樣率為2 Gsps,同時(shí)考慮目標(biāo)系統(tǒng)所要求的垂直分辨率、數(shù)據(jù)輸出格式,另外兼顧示波器的模擬帶寬以及器件的購(gòu)買渠道和性價(jià)比,選擇了Atmel公司的AT84AD001。AT84AD001是雙通道ADC,每一通道具有1 Gsps的實(shí)時(shí)采樣率,在交錯(cuò)模式下雙路ADC并行采樣可以達(dá)到2 Gsps的實(shí)時(shí)采樣率。其分辨率為8 bit,數(shù)據(jù)輸出格式是LVDS(Low Voltage Differential Signaling),具有1:1數(shù)據(jù)輸出或1:2數(shù)據(jù)輸出模式可選,此外,全功率輸人帶寬(-3 dB)為1.5 GHz,差分電壓輸入范圍為500 mVVpp。
此外,重要的一點(diǎn),AT84AD001還具有FISDA(Fine Sampling Delay Adjustment on Channel Q)功能,通過(guò)調(diào)整Q通道的采樣時(shí)刻,有效地避免了因?yàn)椴蓸訒r(shí)鐘的占空比不等于50%而造成的誤差,保證了采樣精度。
高速高精度的ADC對(duì)采樣時(shí)鐘的精度要求非常高,時(shí)鐘電路一般的設(shè)計(jì)方法是直接利用FPGA內(nèi)部的鎖相環(huán)倍頻電路產(chǎn)生,但是目標(biāo)系統(tǒng)要求采樣時(shí)鐘頻率達(dá)到1 GHz,而目前Altera和Xilinx公司的高端FPGA其I/O輸出頻率最高只能達(dá)到800MHz。經(jīng)過(guò)綜合評(píng)價(jià),最終選定了美國(guó)NS公司的高頻時(shí)鐘芯片LMX2531LQ1910E。其輸出低段頻率為917 MHz~1 014 MHz,滿足設(shè)計(jì)要求,此外,LMX2531具有非常低的抖動(dòng)和相位噪聲。而且還集成了低噪聲、高性能的低壓差線性穩(wěn)壓器LDO(Low Drop Out regulator)元件,使電路的抗干擾性和穩(wěn)定性得到了提高。
FPGA的可編程性以及豐富的內(nèi)部邏輯資源和外部I/O資源,用來(lái)作為數(shù)字存儲(chǔ)示波器數(shù)據(jù)采集與控制系統(tǒng)。特別地,單片AT84AD001量化輸出是16路1 Gbps速率、LVDS格式的差分?jǐn)?shù)據(jù),目標(biāo)系統(tǒng)雙輸入通道同時(shí)工作,這就要求FPGA具有32個(gè)能支持1 Gbps的差分I/O,利用高速I/O將數(shù)據(jù)接收并存儲(chǔ)。由此,選擇了Altera公司的Stratix II EP2S60F1020C4,該FPGA最多可以支持多達(dá)84個(gè)1 Gbps的差分通道,并且增加了源同步通道的動(dòng)態(tài)相位對(duì)準(zhǔn)電路,為高速數(shù)據(jù)的接受提供了有力的支持。
在示波器的高速數(shù)據(jù)采集系統(tǒng)中,需要對(duì)采集到的數(shù)據(jù)進(jìn)行大量實(shí)時(shí)性的運(yùn)算和處理,綜合考慮市面上的各
款處理器,選擇ADI公司的DSP芯片Blackfin561作為嵌入式計(jì)算系統(tǒng)。Blackfin561主頻最高可達(dá)750 MHz,其內(nèi)核包含2個(gè)16位乘加器MAC(Multiplier and Accumulator)、2個(gè)40位累加器ALU、1個(gè)40位移位器、100KB的片內(nèi)L1存儲(chǔ)器以及128 KB的片內(nèi)L2存儲(chǔ)器SRAM,同時(shí)具有動(dòng)態(tài)電源管理功能。此外,Blackfin處理器還包括豐富的外設(shè)接口,滿足設(shè)計(jì)的需要。
本文設(shè)計(jì)的數(shù)字存儲(chǔ)示波器的存儲(chǔ)深度要求達(dá)到每通道8 MB,而FPGA芯片Stratix II EP2S60F1020C4的片內(nèi)存儲(chǔ)單元總共只有552 KB,所以,必須采用片外存儲(chǔ)器作為采集RAM來(lái)存儲(chǔ)量化后的波形數(shù)據(jù),經(jīng)過(guò)綜合考慮,選用美國(guó)賽普拉斯公司的SRAM芯片CY7C1440AV33。


2 系統(tǒng)結(jié)構(gòu)
本文設(shè)計(jì)的數(shù)據(jù)采集系統(tǒng)采用ADC+高速時(shí)鐘電路+FPGA+SRAM+DSP的結(jié)構(gòu)模式,其系統(tǒng)結(jié)構(gòu)如圖1所示。通道1、通道2均采用一片最高實(shí)時(shí)采樣率為2 Gsps的AT84AD001作為模數(shù)轉(zhuǎn)換器完成對(duì)模擬輸入信號(hào)的量化,高頻時(shí)鐘電路用來(lái)產(chǎn)生整個(gè)數(shù)據(jù)采集系統(tǒng)所需要的工作時(shí)鐘,F(xiàn)PGA用來(lái)完成采樣數(shù)據(jù)的接收,并且實(shí)現(xiàn)FPGA與DSP的接口電路;SRAM作為數(shù)據(jù)采集系統(tǒng)的采集RAM,完成將量化后的波形數(shù)據(jù)緩存;DSP作為數(shù)據(jù)采集系統(tǒng)的主控機(jī),完成對(duì)采集電路的控制和接收采集電路采集的數(shù)據(jù),并對(duì)采樣數(shù)據(jù)進(jìn)行處理、分析和顯示。


上一頁(yè) 1 2 3 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉