新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA設(shè)計(jì)DSP的實(shí)踐與改進(jìn)

基于FPGA設(shè)計(jì)DSP的實(shí)踐與改進(jìn)

作者: 時(shí)間:2010-02-26 來源:網(wǎng)絡(luò) 收藏




本文引用地址:http://2s4d.com/article/191788.htm

3 與分析

3.1 AM調(diào)制模型的 實(shí)現(xiàn)

3.2.1 AM調(diào)制原理

調(diào)制器與解調(diào)器是通信設(shè)備中的重要部件。所謂調(diào)制,就是用調(diào)制信號去控制載波某個(gè)參數(shù)的過程[5]。相關(guān)的術(shù)語如下:

調(diào)制信號:由原始信號轉(zhuǎn)變成的低頻信號,可以是模擬信號,也可是數(shù)字信號。通常用數(shù)學(xué)符號u 表示。

載波:未受調(diào)制的高頻震蕩信號。載波可以是正弦波也可以是非正弦波(方波、三角波、鋸齒波)。用uC表示。

已調(diào)波:受調(diào)制后的振蕩波,具有調(diào)制信號的特征。

設(shè)載波電壓為:

uC =UC cosωct (1)

調(diào)制電壓為:

u= U cos t (2)

3.2.2 模型建立

基于本文上述的理論建立出 AM調(diào)幅模型。其中的兩個(gè)子系統(tǒng)分別是用上述的 DDS模型建立的載波與調(diào)制波模塊,在 Simulink中得到仿真結(jié)果如圖 4所示。







關(guān)鍵詞: FPGA DSP 實(shí)踐

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉