新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的無(wú)線同播頻率校準(zhǔn)裝置的設(shè)計(jì)

基于FPGA的無(wú)線同播頻率校準(zhǔn)裝置的設(shè)計(jì)

作者: 時(shí)間:2010-03-09 來(lái)源:網(wǎng)絡(luò) 收藏

2.2 脈沖計(jì)時(shí)模塊設(shè)計(jì)
脈沖計(jì)時(shí)模塊接口信號(hào)包括:級(jí)別輸入level[2∶0]、開(kāi)始計(jì)數(shù)輸入auto_reset、判斷輸出judge[1∶0]、讀指令輸出read,還有輸入時(shí)鐘fre_in和復(fù)位使能reset,模塊內(nèi)部設(shè)寄存器clk_add[32∶0],用于脈沖計(jì)數(shù)。模塊的狀態(tài)包括idle、calculate、judgment和readtime,狀態(tài)機(jī)如圖3所示。

本文引用地址:http://2s4d.com/article/191781.htm


其具體工作過(guò)程為:
(1)狀態(tài)為idle時(shí),read置0,clk add[32∶0]清空,讀入level值。Level是計(jì)數(shù)判斷的基準(zhǔn),必須在計(jì)數(shù)前讀入。
(2)當(dāng)收到auto_reset為高電平,狀態(tài)從idle轉(zhuǎn)至calculate開(kāi)始脈沖計(jì)數(shù)。由于計(jì)數(shù)的頻率同時(shí)是的工作頻率,所以clk_add[32∶0]只需在calculate狀態(tài)下每個(gè)時(shí)鐘累加一次。
(3)auto_reset變?yōu)榈蜁r(shí),狀態(tài)轉(zhuǎn)至judgment,將clk_add[32∶0]與所在級(jí)別的上下限對(duì)比,將結(jié)果通過(guò)judge[1∶0]輸出。
(4)狀態(tài)轉(zhuǎn)至readtime,將read置1,read信號(hào)告知分級(jí)控制模塊judge[1∶0]信號(hào)已經(jīng)更新,要求讀取,當(dāng)clk_add [32∶0]等于中心脈沖數(shù),read不置為1,表示無(wú)需改變電壓值。
(5)狀態(tài)轉(zhuǎn)回idle。
2.3 電壓控制模塊設(shè)計(jì)
電壓控制模塊的接口信號(hào)包括:級(jí)別輸入level[2∶0]、調(diào)整方向輸入step、調(diào)整輸入load、就緒輸出ready、DAC接口輸出(sync、SClk和din),還有輸入時(shí)fre_in和復(fù)位使能reset,模塊內(nèi)部設(shè)寄存器data reg[23∶0]用于生成控制DAC的幀,max_24bits[4∶0]用于記錄當(dāng)前是控制幀的第幾位輸出。每幀長(zhǎng)度為24位,控制字包括:LDB、LDA選擇寫(xiě)入通道,Buffer Select選擇寫(xiě)入的寄存器,PDl、PD0選擇輸出阻抗模式,D15~D0為16位的DAC數(shù)據(jù)。其幀結(jié)構(gòu)如圖4所示。


DAC8552采用SYNC、SCLK和DIN三線接口控制方式,從SYNC變低時(shí)開(kāi)始寫(xiě)入,SCLK產(chǎn)生寫(xiě)時(shí)鐘,在SCLK下降沿?cái)?shù)據(jù)被寫(xiě)入DAC8552,SYNC必須在第24個(gè)下降沿后才重新拉高,否則寫(xiě)入失敗。其時(shí)序圖如圖5所示



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉