基于FPGA 與VHDL 的微型打印機(jī)的驅(qū)動設(shè)計(jì)
對打印機(jī)的驅(qū)動主要是對其工作時序進(jìn)行正確的控制,RD DH 型并行接口定時圖如圖2 所示。本文引用地址:http://2s4d.com/article/191316.htm
圖2 并行接口定時圖
2 總體系統(tǒng)設(shè)計(jì)
使用Altera 公司的Cyclon ?系列的FPGA 芯片EP3C25Q240C8N 實(shí)現(xiàn)對RD DH 型微型打印機(jī)的硬件電路控制,使用Quar tus 開發(fā)工具,通過VHDL 語言實(shí)現(xiàn)對微型打印機(jī)的軟件功能實(shí)現(xiàn)。
2. 1 硬件電路設(shè)計(jì)
如圖3 所示為打印機(jī)與FPGA 的連接示意圖。
DATA 1~ DATA8 表示打印機(jī)的8 個數(shù)據(jù)位,他們的邏輯“1”表示高電平,邏輯“0”表示低電平; STB 為數(shù)據(jù)選通觸發(fā)脈沖,下降沿時讀入數(shù)據(jù); ACK 為回答脈沖,低電平表示數(shù)據(jù)已被接受; BUSY 為高電平時表示打印機(jī)正忙,此時不接收數(shù)據(jù)。
由于 ACK 和BUSY 輸出的是5 V 的TT L 電平,而FPGA 的I/ O 口標(biāo)準(zhǔn)為3. 3 V LVCMOS 電平,因此這兩個信號作為FPGA 的輸入信號時,要進(jìn)行分壓,保證電路正常運(yùn)行。
圖3 FPGA 與打印機(jī)連接示意圖
評論