新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA高速并行采樣技術(shù)的研究

基于FPGA高速并行采樣技術(shù)的研究

作者: 時間:2011-04-07 來源:網(wǎng)絡(luò) 收藏

2.2 增益誤差的計算和校正
在本文的設(shè)計中,經(jīng)過模擬前端多相時鐘電路設(shè)計,時間相位誤差可以忽略,且ADC的基準(zhǔn)電壓由同一電源供電,偏置誤差也可忽略,在此,利用DFT變換校正增益誤差。對于只有增益誤差的第k個子通道的輸出信號yk(n)=gkAcos[2πfin(mn+k)/fs+θ],做N點(diǎn)DFT得:
,因此,經(jīng)過增益誤差校正輸出信號為:


3 實(shí)驗仿真結(jié)果
圖5是經(jīng)過內(nèi)部映射之后的時序仿真圖,可以看到經(jīng)過精心設(shè)計的多相時鐘技術(shù)以及合理的同步接收使信號的采集效果良好。

本文引用地址:http://2s4d.com/article/191253.htm

a.JPG


圖6是采集得到的數(shù)據(jù)經(jīng)過增益誤差校正前后的頻譜對比圖,可以看到在40 MHz處,雜散得到了明顯的抑制。其中,模擬輸入信號的頻率為20 MHz。

i.JPG



4 結(jié)語
針對ADC時間交叉對多相時鐘信號的高要求以及采集數(shù)據(jù)的誤差,介紹了多相時鐘設(shè)計的一種方法和利用FFT技術(shù)實(shí)現(xiàn)對增益誤差的校正。通過實(shí)驗仿真證明,該設(shè)計能夠有效提升數(shù)據(jù)采集系統(tǒng)的性能。


上一頁 1 2 3 下一頁

關(guān)鍵詞: FPGA 高速并行 采樣技術(shù)

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉