新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 開關電源的PCB設計規(guī)范

開關電源的PCB設計規(guī)范

作者: 時間:2011-04-14 來源:網(wǎng)絡 收藏

在任何設計中,板的物理設計都是最后一個環(huán)節(jié),如果設計方法不當,可能會輻射過多的電磁干擾,造成電源工作不穩(wěn)定。特別是面臨如今性能強大的開關穩(wěn)壓器和電源越來越緊湊,的開關頻率越來越高。這使得的設計越來越困難。本文就這一難題提出一些建議,希望對電子設計師們有所幫助。
  考慮一個將24V降為3.3V的3A開關穩(wěn)壓器。設計這樣一個10W穩(wěn)壓器初看起來不會太困難,設計人員可能很快就可以進入實現(xiàn)階段。不過,讓我們看看在采用Webench等設計軟件后,實際會遇到哪些問題。如果我們輸入上述要求,Webench會從若干IC中選出“Simpler Switcher”系列中的LM25576(一款包括3A FET的42V輸入器件)。該芯片采用帶散熱墊的TSSOP-20封裝。
  Webench菜單中包括了對體積或效率的設計優(yōu)化。設計需要大容量的電感和電容,從而需要占用較大的PCB空間。Webench提供如表1的選擇。

本文引用地址:http://2s4d.com/article/191236.htm


  
  表1:
  值得注意的是,最高效率是84%,且此最高效率是當輸入-輸出間的壓差很低時實現(xiàn)的。此例中,輸入/輸出比大于7。一般情況下,可以用兩級電路來降低級與級之間的比率,但通過兩個穩(wěn)壓器實現(xiàn)的效率不會更好。


  
  圖1:通過兩個穩(wěn)壓器實現(xiàn)的效率不會更好。
  接著,我們選PCB面積最小的最高開關頻率。高開關頻率最可能在版圖方面產(chǎn)生問題。Webench可以生成帶全部有源和無源器件的電路圖。


  
  圖2:簡化的電路圖。
  圖2所示的簡化電路圖對了解基本情況幫助甚大。看一看電流通路:把FET在導通狀態(tài)下的回路標記為紅色;把FET在截至狀態(tài)下的回路標記為綠色。我們可以觀察到兩種不同情況:有兩種顏色的區(qū)域和僅一種顏色的區(qū)域。我們必須特別關注后一種情況,因此時電流在零和滿量程之間交替變化。這些是具有高di/dt的區(qū)域。
  高di/dt的交變電流將在PCB導線周圍產(chǎn)生顯著的磁場,該磁場將成為該電路內(nèi)其它器件甚至同一或鄰近PCB上其它電路的主要干擾源。假定這不是交變電流,那么公共電流通路并不是太重要,di/dt的影響也小得多。另一方面,隨著時間變化,這些區(qū)域?qū)⒊休d更大負載。本例中,從二極管陰極到輸出以及從輸出地到二極管陽極就是公共通路。當輸出電容器充放電時,該電容會產(chǎn)生很高的di/dt。連接輸出電容的所有線段必須滿足兩個條件:因為電流大,因此它們的寬度要寬;為了最小化di/dt的影響,它們又必須盡量短。
  PCB版圖設計要點
  實際上,設計人員不應采用把導線從Vout和地引至電容的方法實現(xiàn)所謂的傳統(tǒng)版圖。這些導線將承載很大的交變電流,因此將輸出和地直接連至電容端子是個更好的方法。這樣交替變化的電流僅表現(xiàn)在電容上。連接電容的其它導線現(xiàn)在承載的幾乎是恒定電流,因而與di/dt相關的任何問題得到了很好的解決。地是另一個經(jīng)常被誤解的難題。簡單地在“第2層”放置一個地平面,并將全部地線連接到這一層不會有很好的效果。


  
  圖3:將輸出和地直接連至電容端子是個更好的方法。
  讓我們看看為什么。我們的設計例子有高達3A的電流必須從地流回源(一個24V汽車電池或一個24V電源)。在二極管、COUT、CIN和負載的地連接處會有較大電流,而開關穩(wěn)壓器的地連接流經(jīng)的電流小。同樣情況也適用于電阻分壓器的參考地。若上述全部地引腳都連至一個地平面,將出現(xiàn)地線反彈現(xiàn)象。雖然很小,但電路中的敏感點(如借以獲得反饋電壓的電阻分壓器)將不會有穩(wěn)定的參考地。這樣,整個穩(wěn)壓精度將受到極大影響。實際上,隱藏在第二層地平面中的源還會產(chǎn)生“振鈴”現(xiàn)象,而且非常難以定位。
  此外,大電流連接必定用到連接地平面的過孔,而過孔是另一個干擾和噪聲源。把CIN地連接作為電路輸入和輸出側所有大電流地導線的星型節(jié)點是個較好的解決方案。這個星型節(jié)點連接地平面和兩個小電流地連接(IC和分壓器)。


  
  圖4:


上一頁 1 2 下一頁

評論


相關推薦

技術專區(qū)

關閉