新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA短波差分跳頻信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)

基于FPGA短波差分跳頻信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)

作者: 時(shí)間:2011-08-11 來(lái)源:網(wǎng)絡(luò) 收藏

3 的實(shí)現(xiàn)
本設(shè)計(jì)采用XILINX公司推出的型號(hào)為XC4VSX35-10FF66的開(kāi)發(fā)板,利用XILINX公司提供的開(kāi)發(fā)工具套件,使用Verilog和VHDL兩種語(yǔ)言編寫(xiě)完成。
數(shù)字頻率合成子模塊的8個(gè)數(shù)字頻率合成器,每個(gè)數(shù)字頻率合成單元生成8路不同頻率的數(shù)字載波信號(hào),共可生成64個(gè)不同頻率的數(shù)字載波信號(hào),G函數(shù)的頻率控制字與差分頻率對(duì)照表如表3所示。

本文引用地址:http://2s4d.com/article/191074.htm

h.jpg


圖4為基于軟件仿真圖,最下方的信號(hào)為輸出的數(shù)字差分跳頻信號(hào),由仿真時(shí)間可以看出每經(jīng)過(guò)200μs輸出的差分跳頻信號(hào)頻率發(fā)生一次變化,即實(shí)現(xiàn)跳速為5000hop/s。圖5為數(shù)字差分跳頻信號(hào)經(jīng)DA轉(zhuǎn)換后變?yōu)槟M差分跳頻信號(hào)的硬件測(cè)試結(jié)果,其中(a)為示波器顯示圖,(b)為頻譜分析儀顯示圖。

i.jpg



4 結(jié)束語(yǔ)
跳頻通信系統(tǒng)為高速率短波傳輸提供了一種新的方法。差分跳頻體制集調(diào)制、解調(diào)和跳頻圖案于一體,是一種特殊的調(diào)制解調(diào)方式,具有數(shù)字化程度高、極易實(shí)現(xiàn)高跳速和高數(shù)據(jù)率、抗跟蹤干擾能力強(qiáng)等優(yōu)點(diǎn)。本文在介紹差分跳頻G函數(shù)算法原理基礎(chǔ)之上,對(duì)短波差分跳頻信號(hào)進(jìn)行了基于FPGA的整體系統(tǒng)優(yōu)化設(shè)計(jì),并分別在軟件和硬件環(huán)境下進(jìn)行了仿真與實(shí)現(xiàn)。


上一頁(yè) 1 2 3 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉