新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的FIR數(shù)字濾波器的優(yōu)化設(shè)計

基于FPGA的FIR數(shù)字濾波器的優(yōu)化設(shè)計

作者: 時間:2011-08-16 來源:網(wǎng)絡(luò) 收藏

測試實驗數(shù)據(jù)及結(jié)果如圖2所示。在本C語言程序中用X來指代碼,輸入數(shù)據(jù)為16位。

本文引用地址:http://2s4d.com/article/191069.htm

f.jpg



4 實例設(shè)計過程與仿真
4.1 系數(shù)提取
利用Matlab中Fdatlool設(shè)計一個16階低通濾波器,各項性能指標(biāo)為:采用頻率fs=48 kHz,截止頻率fstop=12 kHz,通帶寬度fpass=9.6 kHz。系數(shù)數(shù)據(jù)寬度為16位;輸出數(shù)據(jù)寬度是16位。為了便于濾波器的實現(xiàn),減小誤差,將Fdatlool提取的濾波器的系數(shù)量化取整后為:
g.jpg
4.2 系數(shù)的CSD轉(zhuǎn)換
讀入量化系數(shù),進行CSD轉(zhuǎn)換操作,生成CSD碼,表1是部分量化后的系數(shù)及對應(yīng)的CSD數(shù)。

h.jpg


4.3 FIR濾波器實現(xiàn)結(jié)構(gòu)
采用轉(zhuǎn)置形式的FIR濾波器結(jié)構(gòu),此結(jié)構(gòu)和直接型結(jié)構(gòu)不同的是,輸入信號X[n]是同時分別和濾波器系數(shù)向量相乘,不需要通過不同的延時單元再和相對應(yīng)的濾波器系數(shù)相乘。這種結(jié)構(gòu)最大的優(yōu)點是工作頻率較高,圖3給出了采用CSD編碼算法的設(shè)計流程圖。

j.jpg



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉
×

Digikey let's do
· 2025年第1期限时报名开启,5月8日截止
· Digikey助力,提供一站式免费器件支持
· 跟大佬一起 【DIY 功率监测与控制系统】