新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于IP核的FIR低通濾波器的設(shè)計(jì)與實(shí)現(xiàn)

基于IP核的FIR低通濾波器的設(shè)計(jì)與實(shí)現(xiàn)

作者: 時(shí)間:2012-11-08 來(lái)源:網(wǎng)絡(luò) 收藏
2.建模與仿真

本文引用地址:http://2s4d.com/article/189776.htm

在DSP Builder 中調(diào)用 數(shù)字濾波器IP 核,設(shè)置參數(shù):濾波器類型:;截止頻率:5E2Hz,采樣頻率:1E4Hz;濾波器階數(shù):16;窗函數(shù)類型:漢寧窗。濾波器系數(shù)如表1 所示:

表1 濾波器系數(shù)

調(diào)用 濾波器IP 核以及DSP Builder 中的相關(guān)元件,構(gòu)建了的仿真模型,如圖2 所示。如圖2 所示,輸入信號(hào)頻率為200Hz、1000Hz、2000Hz 正弦波和寬帶白噪聲疊加而成的信號(hào)。

圖2 FIR濾波器仿真模型

圖3 Simulink 仿真波形圖



關(guān)鍵詞: FIR IP核 低通濾波器

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉